| 摘要 | 第1-9页 |
| ABSTRACT | 第9-11页 |
| 符号说明 | 第11-12页 |
| 第一章 绪论 | 第12-17页 |
| ·研究背景 | 第12-15页 |
| ·AVS解码器的发展概况 | 第15-16页 |
| ·论文主要内容和论文结构 | 第16-17页 |
| 第二章 AVS解码器原理 | 第17-33页 |
| ·AVS标准概论及解码体系结构 | 第17-20页 |
| ·AVS的比特流结构及其层次关系 | 第20-22页 |
| ·AVS标准变长解码原理 | 第22-28页 |
| ·k阶指数哥伦布码 | 第24-25页 |
| ·二维变长码解码 | 第25-28页 |
| ·AVS标准逆扫描反量化原理 | 第28-30页 |
| ·逆扫描(重排序) | 第28-29页 |
| ·反量化 | 第29-30页 |
| ·AVS标准反变换原理 | 第30-31页 |
| ·设计问题与方法 | 第31-33页 |
| 第三章 AVS解码器模块的架构设计和RTL实现 | 第33-58页 |
| ·可变长解码模块 | 第33-45页 |
| ·复用和并行技术的实现 | 第34-35页 |
| ·去除填充比特模块 | 第35-36页 |
| ·指数哥伦布解码模块 | 第36-40页 |
| ·维变长码解码模块 | 第40-45页 |
| ·逆扫描反量化模块 | 第45-48页 |
| ·逆扫描模块设计 | 第45-46页 |
| ·乒乓RAM结构的应用 | 第46-47页 |
| ·反量化模块设计 | 第47-48页 |
| ·反变换模块 | 第48-58页 |
| ·3级流水线结构的应用 | 第49-53页 |
| ·选择器(MUX)模块 | 第53-54页 |
| ·一维逆整数余弦变换(IDCT)模块 | 第54-56页 |
| ·后处(Post process)模块 | 第56页 |
| ·矩阵转置(Trans RAM)模块 | 第56-58页 |
| 第四章 AVS解码器中可变长解码模块和反量化反变换模块的仿真和验证 | 第58-78页 |
| ·功能验证 | 第58-70页 |
| ·验证策略及方法 | 第58-61页 |
| ·System Verilog简介 | 第61-62页 |
| ·AVM高级验证方法学 | 第62-64页 |
| ·C参考模型 | 第64-65页 |
| ·搭建验证平台 | 第65-68页 |
| ·功能验证结果 | 第68-70页 |
| ·逻辑综合 | 第70-78页 |
| ·逻辑综合介绍 | 第70-71页 |
| ·Design Compiler简介 | 第71-72页 |
| ·综合结果 | 第72-78页 |
| 第五章 结论 | 第78-79页 |
| 参考文献 | 第79-83页 |
| 致谢 | 第83-84页 |
| 攻读硕士学位期间发表的学术论文 | 第84-85页 |
| 学位论文评阅及答辩情况表 | 第85页 |