三星定位接收机信号处理硬件平台设计
摘要 | 第1-5页 |
Abstract | 第5-8页 |
第1章 绪论 | 第8-14页 |
·课题背景及意义 | 第8页 |
·卫星导航在国内外的发展 | 第8-9页 |
·北斗双星导航定位系统 | 第9-10页 |
·双星定位原理及工作过程 | 第10-13页 |
·论文主要研究内容 | 第13-14页 |
第2章 三星定位原理 | 第14-26页 |
·三星定位原理及数学模型 | 第14-17页 |
·出站信号的信息格式 | 第17-19页 |
·伪随机码测距 | 第19-25页 |
·扩频通信基础 | 第19-21页 |
·Kasami序列与Gold序列的产生 | 第21-22页 |
·伪码测距 | 第22-25页 |
·本章小结 | 第25-26页 |
第3章 接收机系统方案设计 | 第26-35页 |
·定位接收机结构设计 | 第26-27页 |
·带通采样定理 | 第27-28页 |
·OQPSK调制与解调 | 第28-30页 |
·广播信号的调制与解调 | 第30-32页 |
·广播信号的调制 | 第30-31页 |
·广播信号的解调 | 第31-32页 |
·Viterbi译码和CRC循环冗余校验 | 第32-34页 |
·本章小结 | 第34-35页 |
第4章 定位接收机的同步设计 | 第35-56页 |
·扩频通信系统的同步 | 第35页 |
·多普勒频移的影响 | 第35-37页 |
·扩频码的捕获 | 第37-45页 |
·常用捕获方法比较 | 第37-38页 |
·滑动相关法 | 第38-41页 |
·捕获数学模型分析 | 第41-45页 |
·自适应门限 | 第45页 |
·跟踪方案设计 | 第45-54页 |
·锁相环工作原理 | 第46-48页 |
·延迟锁定环实现伪码跟踪 | 第48-51页 |
·Costas环实现载波跟踪 | 第51-52页 |
·具体设计 | 第52-54页 |
·巴克码同步 | 第54-55页 |
·本章小结 | 第55-56页 |
第5章 硬件平台设计 | 第56-74页 |
·基于DSP和FPGA的硬件平台设计 | 第56-57页 |
·器件选择与开发平台 | 第57-59页 |
·部分硬件电路实现 | 第59-63页 |
·FPGA与DSP的电源设计 | 第59页 |
·DSP的JTAG仿真接口电路设计 | 第59-60页 |
·FPGA的下载配置电路设计 | 第60-61页 |
·外部存储器接口设计 | 第61-63页 |
·UART接口电路设计 | 第63页 |
·DSP与FPGA接口设计 | 第63页 |
·FPGA功能模块的设计 | 第63-73页 |
·伪码发生器设计 | 第65-66页 |
·载波DCO和码DCO设计 | 第66-71页 |
·数字相关器设计 | 第71-72页 |
·码延迟控制电路 | 第72-73页 |
·本章小结 | 第73-74页 |
结论 | 第74-75页 |
参考文献 | 第75-79页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第79-80页 |
致谢 | 第80页 |