X微处理器中断系统的设计与验证
| 摘要 | 第1-12页 |
| ABSTRACT | 第12-13页 |
| 第一章 绪论 | 第13-26页 |
| ·课题的研究背景 | 第13页 |
| ·中断的基本原理 | 第13-15页 |
| ·中断与中断系统 | 第13-14页 |
| ·中断的分类 | 第14页 |
| ·中断和指令周期 | 第14-15页 |
| ·多重中断的考虑 | 第15页 |
| ·国内外研究现状 | 第15-18页 |
| ·高性能微处理器中断系统的设计 | 第18-25页 |
| ·Alpha微处理器的中断系统 | 第18-21页 |
| ·PowerPC微处理器的中断系统 | 第21-22页 |
| ·Pentium微处理器的中断系统 | 第22-25页 |
| ·课题研究的主要内容 | 第25页 |
| ·论文的结构 | 第25-26页 |
| 第二章 X微处理器中断系统的设计概要 | 第26-34页 |
| ·X微处理器的中断系统 | 第26-29页 |
| ·单机环境下外部中断的处理机制 | 第27页 |
| ·多机环境下外部中断的处理机制 | 第27-29页 |
| ·硬件中断 | 第29页 |
| ·软件中断 | 第29-30页 |
| ·X微处理器的中断处理过程 | 第30-33页 |
| ·实模式下中断的处理过程 | 第31页 |
| ·保护模式下中断的处理过程 | 第31-33页 |
| ·本章小节 | 第33-34页 |
| 第三章 Local APIC的设计 | 第34-54页 |
| ·Local APIC简介 | 第34页 |
| ·Local APIC的结构 | 第34-35页 |
| ·寄存器文件的设计 | 第35-50页 |
| ·版本寄存器 | 第36-37页 |
| ·伪向量寄存器 | 第37-38页 |
| ·本地中断及相关寄存器的设计 | 第38-43页 |
| ·处理器间中断及相关寄存器的设计 | 第43-46页 |
| ·中断处理过程及相关寄存器的设计 | 第46-50页 |
| ·APIC总线传输机制和协议 | 第50-53页 |
| ·EOI消息 | 第50-51页 |
| ·短消息 | 第51页 |
| ·非中心最低优先权消息 | 第51-52页 |
| ·中断消息接收单元的逻辑设计 | 第52-53页 |
| ·本章小结 | 第53-54页 |
| 第四章 Local APIC的验证 | 第54-67页 |
| ·Local APIC寄存器的读写 | 第54-57页 |
| ·本地中断的验证 | 第57-62页 |
| ·自中断的验证 | 第62-63页 |
| ·中断消息的验证 | 第63-66页 |
| ·本章小结 | 第66-67页 |
| 第五章 X微处理器硬件中断的验证 | 第67-80页 |
| ·可屏蔽中断(INTR)的验证 | 第67-73页 |
| ·不可屏蔽中断(NMI)的验证 | 第73-74页 |
| ·系统管理模式和系统管理中断的验证 | 第74-79页 |
| ·系统管理模式简介 | 第74-75页 |
| ·系统管理中断的验证 | 第75-79页 |
| ·本章小结 | 第79-80页 |
| 结束语 | 第80-81页 |
| 致谢 | 第81-82页 |
| 作者在学期间取得的学术成果 | 第82-83页 |
| 参考文献 | 第83-84页 |