OBS核心节点调度算法研究与DSP实现
| 第一章 绪论 | 第1-18页 |
| ·引言 | 第11页 |
| ·光交换技术 | 第11-12页 |
| ·光路交换(OCS) | 第12页 |
| ·光分组交换(OPS) | 第12页 |
| ·光突发交换(OBS) | 第12页 |
| ·OBS 概述 | 第12-15页 |
| ·OBS 网络基本构成 | 第12-14页 |
| ·OBS 的基本原理 | 第14-15页 |
| ·OBS 关键技术及研究动态 | 第15-16页 |
| ·光突发装配技术 | 第15页 |
| ·资源预留协议 | 第15页 |
| ·信道调度算法 | 第15-16页 |
| ·OBS 核心节点调度算法研究现状及进展 | 第16-17页 |
| ·本文研究的主要内容及章节安排 | 第17-18页 |
| 第二章 OBS 核心节点调度算法及其性能分析 | 第18-33页 |
| ·OBS 调度算法的描述 | 第18页 |
| ·OBS 调度算法的冲突处理策略 | 第18-20页 |
| ·OBS 核心节点突发丢失模型 | 第20-25页 |
| ·核心节点交换结构 | 第20-22页 |
| ·8×4×4+FDL 结构 | 第20-21页 |
| ·8×4×4+TWC 结构 | 第21-22页 |
| ·无FDL 的核心节点突发排队模型 | 第22-23页 |
| ·配置FDL 的核心节点的突发排队模型 | 第23页 |
| ·调度算法突发丢失性能分析 | 第23-25页 |
| ·调度算法性能分析 | 第25-29页 |
| ·LAUC 调度算法 | 第25-27页 |
| ·LAUC-VF 算法 | 第27-29页 |
| ·性能比较 | 第29-32页 |
| ·理论性能比较 | 第29-30页 |
| ·仿真性能比较 | 第30-32页 |
| ·本章小节 | 第32-33页 |
| 第三章 支持QOS 的OBS 核心节点批调度算法 | 第33-43页 |
| ·研究背景 | 第33页 |
| ·装箱问题与调度问题描述 | 第33-36页 |
| ·装箱问题 | 第33-34页 |
| ·装箱问题的装箱策略与OBS 调度算法相关性 | 第34-35页 |
| ·近似装箱算法 | 第35页 |
| ·调度问题的描述 | 第35-36页 |
| ·OBS 数据信道调度模型 | 第36-39页 |
| ·BHP 接收模块 | 第36-37页 |
| ·BHP 分类排序模块 | 第37页 |
| ·数据信道调度模块 | 第37-38页 |
| ·调度时间窗Tw | 第38-39页 |
| ·调度算法 | 第39-40页 |
| ·调度算法流程 | 第39-40页 |
| ·仿真及性能分析 | 第40-42页 |
| ·本章小节 | 第42-43页 |
| 第四章 OBS 核心节点调度算法的DSP 实现 | 第43-58页 |
| ·OBS 实验系统 | 第43-45页 |
| ·核心节点系统框图 | 第43页 |
| ·核心节点的光交换模块结构 | 第43-45页 |
| ·核心节点的关键参数分析 | 第45-47页 |
| ·控制信道速率分析 | 第45页 |
| ·核心节点BHP 处理时延分析 | 第45-47页 |
| ·突发数据的丢弃率 | 第47页 |
| ·算法实现的硬件平台 | 第47-48页 |
| ·ADSP2191 芯片介绍 | 第47-48页 |
| ·ADSP2191 硬件资源 | 第48页 |
| ·调度算法的描述及数据结构定义 | 第48-52页 |
| ·调度算法的描述 | 第48-49页 |
| ·算法数据结构定义和存储单元分配 | 第49-51页 |
| ·系统内部BHP 格式 | 第49页 |
| ·TWC 资源表结构定义 | 第49-50页 |
| ·FDL 资源表结构定义 | 第50页 |
| ·光交换矩阵资源表的定义 | 第50-51页 |
| ·控制命令定义 | 第51-52页 |
| ·TWC 控制命令字定义 | 第51页 |
| ·FDL 缓存控制命令字定义 | 第51-52页 |
| ·光交换矩阵配置命令定义 | 第52页 |
| ·调度算法的DSP 实现 | 第52-53页 |
| ·LAUC-VF 算法流程 | 第52-53页 |
| ·LAUC-VF 算法DSP 硬件仿真 | 第53-57页 |
| ·BHP 处理时间分析 | 第54-57页 |
| ·本章总结 | 第57-58页 |
| 第五章 调度算法的多DSP 并行处理 | 第58-70页 |
| ·调度算法的并行处理硬件平台 | 第58-60页 |
| ·系统结构框图 | 第58-59页 |
| ·FPGA 实现多DSP 并行互联 | 第59-60页 |
| ·系统结构的特点 | 第60页 |
| ·DSP 和FPGA 接口 | 第60-63页 |
| ·DSP 和FPGA 互联方式 | 第60页 |
| ·DSP 外部存储器接口的时延和带宽 | 第60-61页 |
| ·DSP 与外部存储器的DMA 实现 | 第61-63页 |
| ·调度算法并行处理 | 第63-65页 |
| ·BHP 批处理调度问题描述 | 第63页 |
| ·调度问题的并行处理分析 | 第63-64页 |
| ·任务并行划分和分配 | 第64-65页 |
| ·调度算法的多DSP 并行实现 | 第65-68页 |
| ·各DSP 任务的分配 | 第65页 |
| ·程序的结构与流程 | 第65-68页 |
| ·调度算法的并行处理时间测试 | 第68-69页 |
| ·本章小节 | 第69-70页 |
| 第六章 全文总结 | 第70-72页 |
| 致谢 | 第72-73页 |
| 参考文献 | 第73-76页 |
| 硕士期间取得的成果 | 第76页 |