摘要 | 第1-5页 |
Abstract | 第5-8页 |
第一章 绪论 | 第8-12页 |
·论文背景 | 第8-9页 |
·多天线技术简介 | 第9-10页 |
·多载波技术简介 | 第10-11页 |
·Turbo 编码技术简介 | 第11页 |
·论文的主要内容及安排 | 第11-12页 |
第二章 MIMO-GMC 系统介绍 | 第12-18页 |
·MIMO-GMC 无线传输技术方案简介 | 第12-13页 |
·MIMO-GMC 系统迭代接收机的介绍 | 第13-18页 |
·迭代软干扰抵消检测器 | 第14-15页 |
·软解调 | 第15页 |
·均值方差重建 | 第15-16页 |
·外信息保留的Turbo 迭代方法 | 第16-18页 |
第三章 Turbo 码的基本原理 | 第18-28页 |
·香农限 | 第18-20页 |
·Turbo 编码器 | 第20-22页 |
·Turbo 编码器的结构 | 第20-21页 |
·交织器 | 第21页 |
·打孔机 | 第21-22页 |
·Turbo 译码器 | 第22-28页 |
·MAP 算法 | 第23-25页 |
·Log-MAP 算法 | 第25-26页 |
·MAX-Log-MAP 算法 | 第26页 |
·几种算法的比较 | 第26-28页 |
第四章 Turbo 译码算法的定点仿真研究 | 第28-38页 |
·定点仿真的目的 | 第28页 |
·Turbo 译码算法的定点实现 | 第28-35页 |
·RSC(7,5)码的Log-MAP 算法 | 第29-31页 |
·滑动窗算法 | 第31页 |
·参数的选择 | 第31-35页 |
·LLR 字长设置及溢出保护 | 第32页 |
·内部字长设置及溢出保护 | 第32-35页 |
·偏移量查找表的实现 | 第35页 |
·定点仿真 | 第35-38页 |
第五章 MIMO-GMC 系统中Turbo 译码器的FPGA 实现 | 第38-58页 |
·FPGA 技术介绍 | 第38-41页 |
·FPGA 技术发展历程 | 第38页 |
·FPGA 的基本结构 | 第38-39页 |
·FPGA 的技术特点 | 第39-40页 |
·FPGA 设计流程 | 第40-41页 |
·HDL 硬件描述语言 | 第41-42页 |
·Verilog 语言概述 | 第41页 |
·Verilog HDL 设计步骤 | 第41-42页 |
·MIMO-GMC 系统Turbo 译码器的总体设计 | 第42-46页 |
·MIMO-GMC 系统Turbo 译码器的特点 | 第42-43页 |
·译码器在接收机中的位置 | 第43页 |
·译码器的结构 | 第43-44页 |
·译码器的对外接口 | 第44-45页 |
·译码器的时序 | 第45-46页 |
·Turbo 译码器模块的详细设计 | 第46-54页 |
·主控单元 | 第46-47页 |
·缓存单元 | 第47-49页 |
·RSC 译码单元 | 第49-54页 |
·BMCU 模块 | 第49-50页 |
·BMSU 模块 | 第50-51页 |
·PMCU 模块 | 第51-53页 |
·LLRCU 模块 | 第53-54页 |
·译码器模块的测试 | 第54-55页 |
·译码器模块的测试方案 | 第54页 |
·译码器模块的测试结果 | 第54-55页 |
·译码器模块的FPGA 实现结果 | 第55-58页 |
·资源使用情况 | 第55页 |
·译码器的性能 | 第55-56页 |
·结论 | 第56-58页 |
致谢 | 第58-60页 |
参考文献 | 第60-61页 |