第一章 绪论 | 第1-13页 |
·研究背景、现状及意义 | 第10-11页 |
·数字存储示波器显示控制板的主要技术指标 | 第11-12页 |
·本文的研究内容和安排 | 第12-13页 |
第二章 系统的总体方案设计 | 第13-18页 |
·数字存储示波器显示系统的主要功能 | 第13页 |
·数字存储示波器显示系统方案的选择 | 第13-14页 |
·微处理器的选择 | 第13页 |
·CRT 显示控制芯片的选择 | 第13-14页 |
·显示系统的总体方案设计 | 第14-18页 |
第三章 前端接口模块设计 | 第18-23页 |
·前端主机接口硬件电路设计 | 第18-21页 |
·主机与显示控制板通信协议流程 | 第21-23页 |
第四章 数据处理模块的设计 | 第23-36页 |
·DSP 芯片的选择 | 第23页 |
·TM5320VC5409 简介 | 第23-24页 |
·DSP 的电源模块 | 第24页 |
·DSP 的复位模块设计 | 第24-25页 |
·可编程的时钟电路 | 第25-26页 |
·TM5320VC5409 的片外存储空间的分配 | 第26-31页 |
·SST39VF400 的主要特征 | 第26-27页 |
·SST39VF400 存储器的操作命令 | 第27-29页 |
·TM5320VC5409 与SST39VF400 的接口设计 | 第29-31页 |
·TM5320VC5409 的加载(BOOT)设计 | 第31-34页 |
·数据处理模块的软件设计 | 第34-36页 |
·数据处理模块的主程序 | 第34-35页 |
·中断处理子程序 | 第35-36页 |
第五章 显示控制模块设计 | 第36-62页 |
·显示控制芯片HD63484 | 第36-42页 |
·HD63484 的主要特征 | 第36-37页 |
·HD63484 的内部结构 | 第37-39页 |
·HD63484 内部的寄存器 | 第39-41页 |
·HD63484 命令 | 第41-42页 |
·显示系统构成方式 | 第42-43页 |
·显存与显示画面的关系 | 第43-44页 |
·DSP 与HD63484 之间的接口设计 | 第44页 |
·显示控制电路的硬件设计 | 第44-48页 |
·电路的仿真与分析 | 第48-54页 |
·高速D/A 转换电路的仿真 | 第48-50页 |
·显示控制电路时序的分析与仿真 | 第50-54页 |
·显示控制电路的软件设计 | 第54-59页 |
·示波器显示屏布局 | 第54-55页 |
·显示控制思路 | 第55-57页 |
·HD63484 的初始化 | 第57页 |
·HD63484 的工作流程 | 第57-59页 |
·印制电路板的设计需注意的几个问题 | 第59-60页 |
·噪声的抑制 | 第59页 |
·信号布线 | 第59-60页 |
·系统的调试 | 第60页 |
·硬件实物的照片 | 第60-62页 |
第六章 总结与展望 | 第62-64页 |
·总结 | 第62页 |
·展望 | 第62-64页 |
致谢 | 第64-65页 |
在学期间研究成果 | 第65-66页 |
参考文献 | 第66-68页 |