| 摘要 | 第1-10页 |
| ABSTRACT | 第10-11页 |
| 第一章 绪论 | 第11-16页 |
| ·课题背景 | 第11-12页 |
| ·国内外研究现状 | 第12-14页 |
| ·LDPC 码的构造及优化 | 第12页 |
| ·LDPC 码的译码算法 | 第12-13页 |
| ·LDPC 码的实现及应用 | 第13页 |
| ·DVB-S2 中LDPC 码的实现 | 第13-14页 |
| ·课题研究内容 | 第14-15页 |
| ·本文结构安排 | 第15-16页 |
| 第二章 LDPC 码的基础及编码方法 | 第16-23页 |
| ·线性分组码概述 | 第16-17页 |
| ·生成矩阵与校验矩阵 | 第16-17页 |
| ·线性分组码的译码 | 第17页 |
| ·LDPC 码的定义及表示 | 第17-19页 |
| ·LDPC 码的编码方法 | 第19-22页 |
| ·校验矩阵的构造 | 第19-20页 |
| ·LDPC 码的快速编码算法 | 第20-22页 |
| ·本章小结 | 第22-23页 |
| 第三章 DVB-S2 中LDPC 编码器的设计与实现 | 第23-35页 |
| ·DVB-S2 标准及其前向纠错系统 | 第23-24页 |
| ·DVB-S2 标准简介 | 第23-24页 |
| ·前向纠错系统 | 第24页 |
| ·DVB-S2 中LDPC 码的编码算法 | 第24-28页 |
| ·编码算法描述 | 第24-26页 |
| ·编码算法分析 | 第26-28页 |
| ·DVB-S2 中LDPC 编码器的设计与实现 | 第28-32页 |
| ·编码器的系统结构 | 第28-29页 |
| ·编码器各模块的实现 | 第29-32页 |
| ·仿真测试与综合结果 | 第32-34页 |
| ·仿真测试 | 第32-33页 |
| ·综合结果 | 第33-34页 |
| ·本章小结 | 第34-35页 |
| 第四章 LDPC 码的译码算法研究及改进 | 第35-50页 |
| ·位翻转译码算法 | 第35-37页 |
| ·硬判决位翻转译码算法 | 第35-36页 |
| ·加权位翻转译码算法 | 第36-37页 |
| ·软判决迭代概率译码算法 | 第37-43页 |
| ·BP 译码算法 | 第37-39页 |
| ·对数域BP 译码算法 | 第39-41页 |
| ·基于BP 算法的简化算法 | 第41-43页 |
| ·两种不同的消息传递机制SMP 和RMP | 第43-45页 |
| ·基于SMP 调度方式的译码算法 | 第43-44页 |
| ·基于RMP 调度方式的译码算法 | 第44-45页 |
| ·一种改进的LDPC 译码算法 | 第45-49页 |
| ·改进的译码算法描述 | 第45-46页 |
| ·算法仿真与结果分析 | 第46-49页 |
| ·本章小结 | 第49-50页 |
| 第五章 DVB-S2 中LDPC 译码器的设计与实现 | 第50-63页 |
| ·LDPC 译码器设计概述 | 第50-51页 |
| ·DVB-S2 中LDPC 译码器的设计与实现 | 第51-60页 |
| ·译码器的顶层结构设计 | 第52页 |
| ·控制器的设计 | 第52-54页 |
| ·处理单元阵列的结构 | 第54页 |
| ·存储单元组织 | 第54-57页 |
| ·功能单元的设计 | 第57-60页 |
| ·互连网络的实现 | 第60页 |
| ·译码器综合结果 | 第60-62页 |
| ·本章小结 | 第62-63页 |
| 第六章 结束语 | 第63-65页 |
| 致谢 | 第65-66页 |
| 参考文献 | 第66-70页 |
| 作者在学期间取得的学术成果 | 第70-71页 |
| 附录 A 普通帧下码率为 1/2 时的校验位累加地址表 | 第71-73页 |
| 附录 B 普通帧下码率为 1/2 时基于行表示方法的地址表 | 第73-74页 |