通信信号参数估计与调制识别若干问题研究
| 表目录 | 第1-7页 |
| 图目录 | 第7-10页 |
| 摘要 | 第10-11页 |
| ABSTRACT | 第11-13页 |
| 第一章 绪论 | 第13-16页 |
| ·论文背景与意义 | 第13页 |
| ·主要研究工作 | 第13-15页 |
| ·论文章节安排 | 第15-16页 |
| 第二章 信号参数估计 | 第16-36页 |
| ·引言 | 第16页 |
| ·载频估计研究 | 第16-19页 |
| ·载频估计概述 | 第16页 |
| ·载频估计常用方法分析 | 第16-19页 |
| ·波特率估计 | 第19-35页 |
| ·波特率估计概述 | 第19页 |
| ·基于谱相关的信号波特率估计 | 第19-35页 |
| ·小结 | 第35-36页 |
| 第三章 信号调制识别 | 第36-49页 |
| ·调制识别概述 | 第36-37页 |
| ·调制识别与分类的概念 | 第36页 |
| ·调制识别与分类的基本途径 | 第36-37页 |
| ·信号调制识别方法研究 | 第37-46页 |
| ·大类识别 | 第37-41页 |
| ·子类识别 | 第41-46页 |
| ·分类器设计 | 第46-47页 |
| ·小结 | 第47-49页 |
| 第四章 信号处理平台的设计与实现 | 第49-75页 |
| ·概述 | 第49页 |
| ·系统处理流程设计 | 第49-57页 |
| ·信号处理平台实现方案概述 | 第49页 |
| ·谱峰分离 | 第49-51页 |
| ·波特率粗估 | 第51-53页 |
| ·系统处理流程及仿真 | 第53-57页 |
| ·信号处理平台硬件设计 | 第57-60页 |
| ·信号处理平台硬件结构 | 第57-59页 |
| ·器件选型 | 第59-60页 |
| ·FPGA开发流程及各模块功能与实现 | 第60-63页 |
| ·FPGA开发总流程 | 第60页 |
| ·FPGA模块划分与功能描述 | 第60-63页 |
| ·DSP开发流程及各模块功能与实现 | 第63-71页 |
| ·DSP开发总流程 | 第63-64页 |
| ·DSP模块划分与功能描述 | 第64-71页 |
| ·硬件调试 | 第71-74页 |
| ·硬件调试环境 | 第71页 |
| ·DSP+FPGA联合调试 | 第71-73页 |
| ·基带测试结果 | 第73-74页 |
| ·小结 | 第74-75页 |
| 结束语 | 第75-76页 |
| 参考文献 | 第76-78页 |
| 作者简历攻读硕士学位期间完成的主要工作 | 第78-79页 |
| 致谢 | 第79页 |