基于以太网的虚拟逻辑分析仪设计
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 1 绪论 | 第8-12页 |
| ·逻辑分析仪的发展历史 | 第8-9页 |
| ·逻辑分析仪的原理 | 第9-10页 |
| ·逻辑分析仪的技术指标 | 第10-11页 |
| ·本论文的研究内容 | 第11-12页 |
| 2 系统方案比较与选型 | 第12-14页 |
| ·方案比较 | 第12页 |
| ·处理器选型比较 | 第12-14页 |
| 3 逻辑分析仪硬件电路设计 | 第14-26页 |
| ·硬件系统整体结构框图 | 第14-15页 |
| ·FPGA处理器模块电路 | 第15-19页 |
| ·BANK IO模块 | 第16页 |
| ·锁相环电路设计 | 第16-17页 |
| ·FPGA配置电路设计 | 第17-19页 |
| ·SRAM电路设计 | 第19页 |
| ·存储器电路 | 第19-20页 |
| ·网络通讯接口电路 | 第20-23页 |
| ·电源电路 | 第23页 |
| ·PCB电路板设计 | 第23-24页 |
| ·电路板调试注意事项 | 第24-25页 |
| ·本章小结 | 第25-26页 |
| 4 FPGA部分软件设计 | 第26-44页 |
| ·总体结构框图 | 第26页 |
| ·FPGA逻辑部分设计 | 第26-34页 |
| ·Quartus II软件简介 | 第26-28页 |
| ·PLL锁相环设计 | 第28-30页 |
| ·采样触发模块 | 第30-31页 |
| ·采样频率控制 | 第31-33页 |
| ·数据存储 | 第33-34页 |
| ·NIOS II软核设计 | 第34-43页 |
| ·NIOS II软核简介 | 第34-36页 |
| ·NIOS II开发流程 | 第36-37页 |
| ·串口通讯模块 | 第37-39页 |
| ·SPI通讯IP核 | 第39-41页 |
| ·网络通讯模块 | 第41-43页 |
| ·本章小结 | 第43-44页 |
| 5 逻辑分析仪上位机软件设计 | 第44-49页 |
| ·Java简介 | 第44页 |
| ·界面编程 | 第44-48页 |
| ·通信方式设置 | 第44-45页 |
| ·数据分析设置 | 第45-46页 |
| ·界面显示设置 | 第46-47页 |
| ·菜单设置 | 第47-48页 |
| ·本章小结 | 第48-49页 |
| 6 系统测试 | 第49-52页 |
| 结论 | 第52-53页 |
| 参考文献 | 第53-55页 |
| 附录 A 逻辑分析仪PCB电路板与实物图 | 第55-56页 |
| 附录 B SPI IP核C语言驱动 | 第56-59页 |
| 附录 C Verilog逻辑状态机 | 第59-62页 |
| 攻读硕士学位期间发表学术论文情况 | 第62-63页 |
| 致谢 | 第63-64页 |