摘要 | 第1-6页 |
Abstract | 第6-10页 |
第一章 绪论 | 第10-13页 |
·课题的来源和意义 | 第10-11页 |
·课题的研究内容和目标 | 第11-12页 |
·课题研究内容 | 第11页 |
·课题的目标 | 第11-12页 |
·论文结构 | 第12-13页 |
第二章 TCAM工作原理 | 第13-22页 |
·二元内容寻址存储器CAM | 第13-17页 |
·CAM的基本结构 | 第14页 |
·CAM的搜索操作 | 第14-16页 |
·CAM阵列介绍 | 第16-17页 |
·三元内容寻址存储器TCAM | 第17-20页 |
·典型的"或非"型TCAM(NOR TCAM) | 第17-19页 |
·典型的"与非"型TCAM(NAND TCAM) | 第19-20页 |
·TCAM的工作流程图 | 第20-21页 |
·本章小结 | 第21-22页 |
第三章 TCAM存储单元选取和读写电路设计 | 第22-30页 |
·TCAM存储单元的选择和参数确定 | 第22-23页 |
·适合TCAM的6管SRAM读写分析 | 第23-25页 |
·6管SRAM读操作分析 | 第23-24页 |
·6管SRAM写操作分析 | 第24-25页 |
·适合TCAM应用的SRAM外围电路 | 第25-29页 |
·适用于TCAM的SRAM读写电路 | 第25-28页 |
·TCAM单元的预充电路 | 第28页 |
·适用于TCAM的SRAM译码电路 | 第28-29页 |
·本章小结 | 第29-30页 |
第四章 TCAM阵列设计 | 第30-45页 |
·匹配线敏感放大器(Match Line Sense Amplifiers:MLSA) | 第30-35页 |
·TCAM芯片布局 | 第35-37页 |
·低功耗TCAM阵列设计技术 | 第37-43页 |
·TCAM阵列的功耗模型 | 第37-38页 |
·TCAM匹配线ML低功耗优化 | 第38-42页 |
·TCAM搜索线SL低功耗优化设计 | 第42-43页 |
·本章小结 | 第43-45页 |
第五章 TCAM优先级编码器设计 | 第45-55页 |
·多匹配决策器设计 | 第46-53页 |
·静态逻辑vs动态逻辑 | 第46-47页 |
·典型的优先级管理电路结构 | 第47-48页 |
·优先级管理电路的实现方法 | 第48-51页 |
·一种改进的低功耗优先级管理电路 | 第51-53页 |
·匹配地址编码器的设计 | 第53-54页 |
·本章小结 | 第54-55页 |
第六章 TCAM整体电路功能验证与仿真分析 | 第55-75页 |
·整体芯片设计 | 第55-57页 |
·TCAM各组成电路仿真分析 | 第57-69页 |
·TCAM单元仿真分析 | 第57-61页 |
·匹配线灵敏放大器仿真分析 | 第61-66页 |
·优先级编码器仿真分析 | 第66-69页 |
·8*144TCAM电路仿真分析 | 第69-71页 |
·整体电路仿真分析 | 第71-75页 |
第七章 结论 | 第75-76页 |
参考文献 | 第76-79页 |
在学研究成果 | 第79-80页 |
致谢 | 第80页 |