基于FPGA的多路网络视频显示系统的设计
致谢 | 第1-6页 |
中文摘要 | 第6-7页 |
ABSTRACT | 第7-10页 |
1. 引言 | 第10-13页 |
·选题背景 | 第10-11页 |
·网络视频传输系统研究现状 | 第10页 |
·嵌入式系统及其特点 | 第10-11页 |
·XILINX公司FPGA嵌入式产品的优势 | 第11页 |
·系统总体设计 | 第11-12页 |
·论文体系结构 | 第12-13页 |
2. 嵌入式系统的设计 | 第13-24页 |
·硬件平台的配置 | 第13-17页 |
·Virtex2 Pro开发板 | 第14页 |
·MicroBlaze软核处理器 | 第14-15页 |
·硬件平台的配置 | 第15-17页 |
·操作系统的开发 | 第17-21页 |
·uClinux的简介 | 第17页 |
·软件平台的配置 | 第17-18页 |
·uClinux操作系统的编译 | 第18-21页 |
·内核的加载运行 | 第21-24页 |
3 视频输入部分的开发 | 第24-30页 |
·AXIS网络摄像机 | 第24-27页 |
·基于MPEG-4的网络传输协议 | 第25-26页 |
·基于MJPEG的网络传输协议 | 第26-27页 |
·套接字应用程序的开发 | 第27-29页 |
·基于MPEG-4的套接字程序的开发 | 第27-28页 |
·基于MJPEG的套接字程序的开发 | 第28-29页 |
·添加用户应用程序 | 第29-30页 |
4 基于不同压缩格式的实验结果 | 第30-41页 |
·基于MPEG-4压缩格式传输的实验结果 | 第30-35页 |
·基于压缩率设定的实验结果 | 第31-33页 |
·基于分辨率和帧频设定的实验结果 | 第33-35页 |
·基于MJPEG压缩格式的实验结果 | 第35-41页 |
·一台摄像机下压缩率设定的实验结果 | 第35-37页 |
·两台摄像机下压缩率设定的实验结果 | 第37-39页 |
·不同数目摄像机下实验结果的比较 | 第39-41页 |
5 MJPEG解码器核的移植 | 第41-54页 |
·JPEG基线解码器 | 第41-43页 |
·色彩转换 | 第42页 |
·抽样 | 第42页 |
·离散余弦变换DCT | 第42-43页 |
·量化 | 第43页 |
·熵编码 | 第43页 |
·MJPEG解码器IP核 | 第43-48页 |
·MJPEG解码器模块化结构 | 第44页 |
·MJPEG解码器的仿真 | 第44-48页 |
·MJPEG解码器IP核的添加 | 第48-50页 |
·MJPEG解码器IP核的移植方案 | 第50-53页 |
·第一种方案 | 第51页 |
·第二种方案 | 第51-52页 |
·第三种方案 | 第52-53页 |
·分析与总结 | 第53-54页 |
6 结论与展望 | 第54-55页 |
参考文献 | 第55-56页 |
附录A | 第56-64页 |
附录B | 第64-69页 |
附录C | 第69-71页 |
附录D | 第71-73页 |
学位论文数据集 | 第73页 |