| 摘要 | 第1-5页 |
| ABSTRACT | 第5-10页 |
| 第一章 绪论 | 第10-15页 |
| ·论文的研究背景及意义 | 第10页 |
| ·雷达信号参数估计算法的国内外发展动态 | 第10-11页 |
| ·高速数字信号处理硬件实现技术的发展 | 第11-12页 |
| ·数字信号处理器的国内外发展动态 | 第12-13页 |
| ·本文的研究工作与内容安排 | 第13-15页 |
| 第二章 宽带雷达信号处理理论 | 第15-22页 |
| ·雷达信号建模 | 第15-17页 |
| ·简单脉冲信号 | 第15-16页 |
| ·线性调频信号 | 第16-17页 |
| ·二相编码信号 | 第17页 |
| ·雷达信号的快速类型识别 | 第17-19页 |
| ·雷达信号的快速参数估计 | 第19-21页 |
| ·简单脉冲信号与线性调频信号的快速参数估计 | 第19-21页 |
| ·二相编码信号的快速参数估计 | 第21页 |
| ·总结 | 第21-22页 |
| 第三章 基于特征参数的雷达信号识别算法 | 第22-28页 |
| ·算法原理 | 第22-24页 |
| ·算法实现及流程 | 第24-26页 |
| ·仿真及硬件测试 | 第26-27页 |
| ·结论 | 第27-28页 |
| 第四章 基于单片DSP 的信号处理系统 | 第28-49页 |
| ·系统设计背景 | 第28页 |
| ·器件选型 | 第28-30页 |
| ·DSP 芯片选型 | 第28-30页 |
| ·FPGA 及其它外围芯片选型 | 第30页 |
| ·ADSP-T5201S 的接口设计 | 第30-34页 |
| ·外部总线接口 | 第30-32页 |
| ·SDRAM 接口 | 第32-33页 |
| ·链路口 | 第33页 |
| ·ADSP T5201S 与FPGA 的接口 | 第33-34页 |
| ·ADSP T5201S 系统的外围设计 | 第34-37页 |
| ·ADSP T5201S 系统的电源及散热设计 | 第34-35页 |
| ·ADSP T5201S 系统的时钟设计 | 第35-36页 |
| ·ADSP T5201S 系统的JTAG 接口 | 第36-37页 |
| ·信号处理系统的硬件实现 | 第37-39页 |
| ·DSP 程序设计 | 第39-47页 |
| ·DSP 初始化 | 第39-41页 |
| ·DSP 的数据传输 | 第41-42页 |
| ·DSP 芯片引导程序 | 第42-44页 |
| ·DSP 的信号处理算法 | 第44-47页 |
| ·系统联试 | 第47-49页 |
| ·系统联试平台 | 第47-48页 |
| ·DSP 处理时间测试 | 第48-49页 |
| 第五章 基于多片DSP 的并行信号处理系统 | 第49-72页 |
| ·并行DSP 处理系统简介 | 第49-52页 |
| ·多ADSP T5201S 的系统设计 | 第52-58页 |
| ·多ADSP T5201S 系统的耦合模型 | 第52-54页 |
| ·多ADSP T5201S 系统的接口设计 | 第54-56页 |
| ·多ADSP T5201S 系统的总线仲裁 | 第56页 |
| ·多ADSP T5201S 系统的存储器设计 | 第56-58页 |
| ·多ADSP T5201S 系统的外围电路设计 | 第58-63页 |
| ·多ADSP T5201S 系统的电源设计 | 第58页 |
| ·多ADSP T5201S 系统的时钟设计 | 第58-60页 |
| ·多ADSP T5201S 系统的复位电路设计 | 第60-61页 |
| ·多ADSP T5201S 系统的JTAG 电路设计 | 第61-63页 |
| ·多ADSP T5201S 系统的硬件平台 | 第63-66页 |
| ·多ADSP T5201S 系统的设计和实现 | 第63-65页 |
| ·多ADSP T5201S 系统的调试 | 第65-66页 |
| ·多ADSP T5201S 系统的软件设计 | 第66-72页 |
| ·多ADSP T5201S 系统的引导程序设计 | 第66-68页 |
| ·多ADSP T5201S 系统的数据传输方式和系统工作模式字的应用 | 第68-72页 |
| 第六章 总结与展望 | 第72-74页 |
| ·全文总结 | 第72-73页 |
| ·前景展望 | 第73-74页 |
| 致谢 | 第74-75页 |
| 参考文献 | 第75-78页 |
| 攻硕期间取得的研究成果 | 第78-79页 |