| 摘要 | 第1-6页 |
| Abstract | 第6-8页 |
| 致谢 | 第8-14页 |
| 第一章 绪论 | 第14-23页 |
| ·研究的背景与意义 | 第14页 |
| ·H.264/AVC 视频编解码 | 第14-17页 |
| ·H.264/AVC 视频编码器 | 第14-15页 |
| ·H.264/AVC 视频解码器 | 第15页 |
| ·H.264/AVC 标准的主要特征 | 第15-17页 |
| ·H.264/AVC 中的运动估计和运动补偿 | 第17-20页 |
| ·H.264/AVC 中的运动估计 | 第17-19页 |
| ·H.264/AVC 中的运动补偿 | 第19-20页 |
| ·高性能运动估计和运动补偿VLSI 结构研究现状 | 第20-22页 |
| ·高性能运动估计VLSI 结构研究现状 | 第20-21页 |
| ·高性能运动补偿VLSI 结构研究现状 | 第21-22页 |
| ·论文的结构和层次 | 第22-23页 |
| 第二章 新的宏块级三级流水线H.264/AVC 运动估计系统结构 | 第23-35页 |
| ·宏块级三级流水线运动估计模块的整体结构 | 第23-24页 |
| ·一种优化的参考帧数据存储策略 | 第24-26页 |
| ·一种利用数据相关性提出的共享搜索窗存储器策略 | 第26-29页 |
| ·相邻宏块搜索窗内的像素数据相关性分析 | 第26-27页 |
| ·共享存储策略的实现 | 第27-29页 |
| ·共享存储策略所带来的片内存储器减少和性能提高 | 第29页 |
| ·数据调度和工作过程 | 第29-34页 |
| ·三级流水线运动估计中的宏块处理过程 | 第29-30页 |
| ·无限制运动矢量的运动估计处理过程 | 第30-32页 |
| ·三级流水线运动估计中数据调度和工作过程 | 第32-34页 |
| ·本章小结 | 第34-35页 |
| 第三章 高性能H.264/AVC 整像素运动估计VLSI 结构 | 第35-48页 |
| ·整体VLSI 结构 | 第35-37页 |
| ·PE-SAD 计算单元VLSI 结构 | 第37-40页 |
| ·4×4 SAD 模块 | 第38-40页 |
| ·可变块处理单元 | 第40页 |
| ·PMV 模块VLSI 结构 | 第40-42页 |
| ·运动矢量代价计算模块VLSI 结构 | 第42-44页 |
| ·运动矢量代价的计算 | 第42-43页 |
| ·运动矢量代价计算模块的硬件结构 | 第43-44页 |
| ·41 路并行8 输入比较器VLSI 结构 | 第44-45页 |
| ·基于分段存储策略的参考块数据读取过程 | 第45-47页 |
| ·搜索窗存储器的分段存储策略 | 第45-46页 |
| ·基于分段存储策略的参考块数据读取过程 | 第46-47页 |
| ·本章小结 | 第47-48页 |
| 第四章 基于分段存储策略的高性能H.264/AVC 分像素运动估计VLSI 结构 | 第48-60页 |
| ·分像素运动估计过程 | 第48-51页 |
| ·分数像素运动向量 | 第48-49页 |
| ·1/2 和1/4 像素运动估计并行处理的分像素运动估计过程 | 第49-51页 |
| ·高性能H.264/AVC 分像素运动估计模块VLSI 结构 | 第51-58页 |
| ·整体VLSI 结构 | 第51-52页 |
| ·2-D 内插模块VLSI 结构 | 第52-53页 |
| ·4×4 PU 阵列结构 | 第53-54页 |
| ·运动矢量代价产生器阵列 | 第54-55页 |
| ·累加模块 | 第55页 |
| ·49 输入比较器树 | 第55-56页 |
| ·模式选择模块 | 第56-58页 |
| ·MC 模块 | 第58页 |
| ·基于分段存储策略的搜索窗存储器访问分析 | 第58-59页 |
| ·本章小结 | 第59-60页 |
| 第五章 H.264/AVC 解码器中高性能运动补偿VLSI 结构 | 第60-73页 |
| ·H.264/AVC 运动补偿过程 | 第60-63页 |
| ·树形运动补偿宏块划分 | 第60页 |
| ·运动矢量预测 | 第60-62页 |
| ·分像素插值 | 第62-63页 |
| ·H.264/AVC 亮度插值算法的对称性分析 | 第63-66页 |
| ·基于亮度插值算法对称性的宏块三级流水线运动补偿整体结构 | 第66-67页 |
| ·运动矢量预测模块的VLSI 结构 | 第67-68页 |
| ·基于插值算法对称性的亮度插值模块VLSI 结构 | 第68-71页 |
| ·基于插值算法对称性的亮度插值模块的VLSI 结构设计 | 第68-70页 |
| ·基于插值算法对称行的亮度插值模块的资源和性能分析 | 第70-71页 |
| ·色度插值模块的VLSI 结构 | 第71-72页 |
| ·本章小结 | 第72-73页 |
| 第六章 H.264/AVC 编解码器中运动估计和运动补偿模块的验证 | 第73-88页 |
| ·验证方法概述 | 第73-76页 |
| ·功能仿真 | 第74页 |
| ·FPGA 验证 | 第74-76页 |
| ·H.264/AVC 编码器中运动估计模块的验证 | 第76-81页 |
| ·H.264/AVC 编码器中运动估计模块的功能仿真 | 第76-80页 |
| ·H.264/AVC 编码器中运动估计模块的FPGA 验证 | 第80-81页 |
| ·H.264/AVC 解码器中运动补偿模块的验证 | 第81-87页 |
| ·H.264/AVC 解码器中运动补偿模块的功能仿真 | 第81-86页 |
| ·H.264/AVC 解码器中运动补偿模块的FPGA 验证 | 第86-87页 |
| ·本章小结 | 第87-88页 |
| 第七章 全文工作和展望 | 第88-91页 |
| ·本文主要工作 | 第88-89页 |
| ·本文创新点 | 第89页 |
| ·下一步研究工作展望 | 第89-91页 |
| 参考文献 | 第91-96页 |
| 攻读硕士学位期间发表的论文 | 第96-97页 |