C-to-VHDL语言转换关键技术的研究与实现
| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 第1章 绪论 | 第9-16页 |
| ·本课题的研究意义 | 第9-11页 |
| ·发展历程及国内外研究现状 | 第11-14页 |
| ·主要研究内容 | 第14页 |
| ·本论文的组织结构 | 第14-16页 |
| 第2章 背景知识介绍 | 第16-24页 |
| ·LLVM 编译系统 | 第16-21页 |
| ·简介 | 第16页 |
| ·中间代码 | 第16-19页 |
| ·集成库 | 第19-20页 |
| ·工具集 | 第20-21页 |
| ·编译流程 | 第21页 |
| ·VHDL 与C 的语言区别 | 第21-22页 |
| ·FPGA 简介 | 第22-23页 |
| ·本章小结 | 第23-24页 |
| 第3章 IF 结构到VHDL 的设计与实现 | 第24-36页 |
| ·LLVM 中间代码程序 | 第24-25页 |
| ·IF 结构的判断 | 第25-27页 |
| ·IF 结构的转换设计 | 第27-32页 |
| ·IF 结构的具体实现 | 第32-35页 |
| ·本章小结 | 第35-36页 |
| 第4章 数据流的流水线实现和技术研究 | 第36-51页 |
| ·流水线技术基本原理 | 第36-40页 |
| ·数据流的流水线实现 | 第40-45页 |
| ·数据流的流水线的三种实现策略 | 第40-42页 |
| ·依据时间的划分方法的具体实现 | 第42-45页 |
| ·流水映射的优化技术 | 第45-50页 |
| ·统计出最优的时间限制 | 第45-48页 |
| ·时钟限制下的最优流水处理 | 第48-50页 |
| ·本章小结 | 第50-51页 |
| 第5章 仿真验证 | 第51-61页 |
| ·流水实现方案 | 第51-56页 |
| ·按照串行指令条数进行流水 | 第53-55页 |
| ·按照运行时间进行流水 | 第55-56页 |
| ·IF 结构的流水线实现 | 第56-60页 |
| ·本章小结 | 第60-61页 |
| 结论 | 第61-63页 |
| 参考文献 | 第63-66页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第66-67页 |
| 致谢 | 第67页 |