基于VME的恒比定时甄别器研究
| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 第一章 引言 | 第9-14页 |
| ·高能物理实验简介 | 第9-11页 |
| ·甄别器的研究现状 | 第11-12页 |
| ·本文研究内容及章节安排 | 第12-14页 |
| 第二章 恒比定时原理 | 第14-31页 |
| ·时间分析的意义 | 第14-16页 |
| ·时间检出方法 | 第16-28页 |
| ·前沿定时 | 第22页 |
| ·过零定时 | 第22-25页 |
| ·恒比定时 | 第25-28页 |
| ·CFD甄别器分析 | 第28-31页 |
| 第三章 恒比定时电路设计 | 第31-37页 |
| ·ECL电平标准及性能 | 第31-32页 |
| ·系统总体方案 | 第32页 |
| ·器件选型及指标 | 第32-35页 |
| ·具体电路设计 | 第35-37页 |
| 第四章 基于VME总线的控制电路设计 | 第37-50页 |
| ·VME总线介绍 | 第37-40页 |
| ·VME总线的读写 | 第40-44页 |
| ·基于CPLD的总线控制电路 | 第44-45页 |
| ·DAC选型 | 第45-46页 |
| ·多通道元件安排及控制模式 | 第46-50页 |
| 第五章 系统调试及测试 | 第50-53页 |
| ·测试环境及条件 | 第50-52页 |
| ·测试的结果和分析 | 第52-53页 |
| 第六章 工作总结及展望 | 第53-54页 |
| ·工作总结 | 第53页 |
| ·提高及展望 | 第53-54页 |
| 参考文献 | 第54-56页 |
| 致谢 | 第56页 |