电磁大数据的快速存储与管理技术
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-16页 |
第一章 绪论 | 第16-20页 |
1.1 研究背景及意义 | 第16页 |
1.2 数据采集记录技术的发展现状 | 第16-18页 |
1.2.1 存储介质的发展现状 | 第16-17页 |
1.2.2 FPGA的高速串行通信接口的发展历程 | 第17-18页 |
1.3 论文主要工作安排 | 第18-20页 |
第二章 快速存储系统的方案设计 | 第20-26页 |
2.1 系统总体方案设计 | 第20-21页 |
2.2 系统各主要模块的设计 | 第21-24页 |
2.2.1 高速、低速采样板 | 第21-22页 |
2.2.2 控制板 | 第22-23页 |
2.2.3 存储板与SSD存储阵列 | 第23-24页 |
2.2.4 VPX背板设计 | 第24页 |
2.3 本章小结 | 第24-26页 |
第三章 控制板的设计和实现 | 第26-56页 |
3.1 控制板硬件环境搭建 | 第26-31页 |
3.1.1 核心器件选型 | 第26-27页 |
3.1.2 关键模块电路设计 | 第27-30页 |
3.1.3 FPGA时钟模块设计 | 第30-31页 |
3.2 FPGA的各功能模块实现 | 第31-54页 |
3.2.1 命令接收与转发模块的设计 | 第31-37页 |
3.2.2 分发及回放采样数据模块的功能实现 | 第37-43页 |
3.2.3 接收数据缓冲模块的功能设计 | 第43-48页 |
3.2.4 数据上传模块的设计 | 第48-51页 |
3.2.5 FPGA内部时序资源的配置与约束设计 | 第51-54页 |
3.3 本章小结 | 第54-56页 |
第四章 高速采样板的设计和实现 | 第56-68页 |
4.1 高速采样板硬件环境搭建 | 第56-63页 |
4.1.1 芯片的选型及功能介绍 | 第57-61页 |
4.1.2 硬件环境的主要电路设计 | 第61-63页 |
4.2 采集/回放板数据处理软件设计 | 第63-67页 |
4.2.1 ADC芯片配置模块 | 第64-65页 |
4.2.2 采样数据分发模块 | 第65-67页 |
4.3 本章小结 | 第67-68页 |
第五章 管理软件的设计 | 第68-74页 |
5.1 管理软件的总体架构 | 第68-70页 |
5.2 上位机对文件的管理 | 第70-72页 |
5.3 上位机数据拼接功能实现 | 第72-73页 |
5.4 本章小结 | 第73-74页 |
第六章 系统调试与功能验证 | 第74-92页 |
6.1 系统调试与验证所需要设备 | 第74-77页 |
6.2 上位机与主控板的命令交互测试 | 第77-80页 |
6.3 数据通信质量及缓存逻辑测试 | 第80-85页 |
6.3.1 递增码测试存储检测 | 第80-82页 |
6.3.2 采样板采样数据图示 | 第82-85页 |
6.4 存储数据的回放与拼接测试 | 第85-90页 |
6.4.1 递增码数据回放与拼接测试 | 第85-89页 |
6.4.2 实际采样数据拼接测试 | 第89-90页 |
6.5 本章小结 | 第90-92页 |
第七章 总结与展望 | 第92-94页 |
参考文献 | 第94-96页 |
致谢 | 第96-98页 |
作者简介 | 第98-99页 |