基于SRIO的数据记录装置的设计和实现
| 摘要 | 第4-5页 |
| abstract | 第5-6页 |
| 1 绪论 | 第10-16页 |
| 1.1 课题研究背景以及意义 | 第10-11页 |
| 1.2 RapidIO国内外发展现状 | 第11-12页 |
| 1.3 数据记录装置的发展现状 | 第12-14页 |
| 1.3.1 国外发展现状 | 第12-14页 |
| 1.3.2 国内发展现状 | 第14页 |
| 1.4 本文主要研究内容及章节安排 | 第14-16页 |
| 2 数据记录装置方案设计 | 第16-23页 |
| 2.1 数据记录装置功能及技术要求 | 第16-17页 |
| 2.2 数据记录装置方案设计 | 第17-20页 |
| 2.2.1 采编器方案设计 | 第17-19页 |
| 2.2.2 记录器方案设计 | 第19-20页 |
| 2.3 数据记录装置工作模式 | 第20-22页 |
| 2.3.1 单元测试模式 | 第20页 |
| 2.3.2 飞行试验模式 | 第20-21页 |
| 2.3.3 数据回读模式 | 第21-22页 |
| 2.4 本章小结 | 第22-23页 |
| 3 数据记录装置关键硬件电路设计 | 第23-37页 |
| 3.1 SRIO接口电路设计 | 第23-30页 |
| 3.1.1 RapidIO简介 | 第23页 |
| 3.1.2 RapidIO传输机制 | 第23-24页 |
| 3.1.3 RapidIO包格式 | 第24-25页 |
| 3.1.4 RapidIO的操作类型和事务类型 | 第25-27页 |
| 3.1.5 光电转换模块设计 | 第27-28页 |
| 3.1.6 SRIO时钟电路以及DDR电路的设计 | 第28-30页 |
| 3.2 LVDS接口电路的设计 | 第30-34页 |
| 3.2.1 LVDS简介 | 第30-31页 |
| 3.2.2 LVDS硬件传输电路设计 | 第31-34页 |
| 3.3 电源接口设计 | 第34-36页 |
| 3.4 备用读数接口设计 | 第36页 |
| 3.5 本章小结 | 第36-37页 |
| 4 数据记录装置关键部分逻辑设计 | 第37-56页 |
| 4.1 LVDS传输逻辑优化设计 | 第37-39页 |
| 4.2 SRIO接口逻辑设计 | 第39-45页 |
| 4.2.1 SRIO IP核简介 | 第39-40页 |
| 4.2.2 SRIO接口程序设计 | 第40-42页 |
| 4.2.3 DDR逻辑设计 | 第42-45页 |
| 4.3 存储器关键逻辑设计 | 第45-55页 |
| 4.3.1 无效块检测的优化设计 | 第46-50页 |
| 4.3.2 存储器读/写操作的优化设计 | 第50-53页 |
| 4.3.3 控制指令的优化设计 | 第53-55页 |
| 4.4 本章小结 | 第55-56页 |
| 5 功能测试以及验证 | 第56-61页 |
| 5.1 测试平台的搭建 | 第56页 |
| 5.2 数据记录装置可靠性验证 | 第56-60页 |
| 5.2.1 LVDS数据传输链路可靠性测试 | 第56-58页 |
| 5.2.2 据存储可靠性验证 | 第58-60页 |
| 5.3 本章小结 | 第60-61页 |
| 6 总结与展望 | 第61-63页 |
| 6.1 总结 | 第61页 |
| 6.2 展望 | 第61-63页 |
| 参考文献 | 第63-66页 |
| 攻读硕士学位期间发表的学术论文及所取得的研究成果 | 第66-67页 |
| 致谢 | 第67页 |