基于OFDM的无线电台技术研究
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第一章 绪论 | 第10-14页 |
1.1 课题的背景及意义 | 第10-11页 |
1.2 国内外研究现状 | 第11-12页 |
1.3 论文组成结构 | 第12-14页 |
第二章 OFDM原理及总体方案设计 | 第14-24页 |
2.1 正交频分复用(OFDM)基本原理 | 第14-17页 |
2.1.1 OFDM的基本原理 | 第14-17页 |
2.1.2 OFDM的实现 | 第17页 |
2.2 OFDM系统的关键技术 | 第17-19页 |
2.3 OFDM系统的关键参数 | 第19-21页 |
2.4 无线电台设计方案 | 第21-24页 |
2.4.1 无线电台硬件设计 | 第21-22页 |
2.4.2 无线电台总体电路框图设计 | 第22-24页 |
第三章 无线电台中关键芯片配置 | 第24-35页 |
3.1 DAC芯片配置 | 第24-25页 |
3.1.1 AD9763的时序图 | 第24-25页 |
3.1.2 AD9763时序的实现 | 第25页 |
3.2 本振芯片配置 | 第25-29页 |
3.2.1 ADF4351的参数设置 | 第25-27页 |
3.2.2 ADF4351的时序图 | 第27-28页 |
3.2.3 ADF4351的时序实现 | 第28-29页 |
3.3 网口芯片配置 | 第29-33页 |
3.3.1 W5300参数设置 | 第29-30页 |
3.3.2 W5300的时序图 | 第30-31页 |
3.3.3 W5300数据通信实现 | 第31-33页 |
3.3.4 W5300收发测试 | 第33页 |
3.4 ADC芯片配置 | 第33-35页 |
第四章 无线电台的基带设计与实现 | 第35-54页 |
4.1 无线电台的开发环境 | 第35页 |
4.2 发射模块相关技术 | 第35-40页 |
4.2.1 双口RAM的使用 | 第36-37页 |
4.2.2 傅里叶变换IP核介绍 | 第37-39页 |
4.2.3 训练序列的生成 | 第39-40页 |
4.3 帧同步模块 | 第40-44页 |
4.3.1 帧同步原理 | 第41-42页 |
4.3.2 帧同步实现 | 第42-44页 |
4.4 符号同步模块 | 第44-48页 |
4.4.1 符号同步原理 | 第44-45页 |
4.4.2 符号同步实现 | 第45-48页 |
4.5 载波同步模块 | 第48-54页 |
4.5.1 载波同步的频域方法 | 第48-49页 |
4.5.2 载波同步的时域方法 | 第49-50页 |
4.5.3 载波同步实现 | 第50-54页 |
第五章 测试结果与分析 | 第54-59页 |
5.1 无线电台发射模块测试 | 第54-56页 |
5.1.1 测试环境的搭建 | 第54-55页 |
5.1.2 测试结果 | 第55页 |
5.1.3 结果分析 | 第55-56页 |
5.2 接收机与发射机的联调 | 第56-59页 |
5.2.1 测试环境的搭建 | 第56-57页 |
5.2.2 测试结果 | 第57-58页 |
5.2.3 结果分析 | 第58-59页 |
第六章 结束语 | 第59-61页 |
6.1 工作总结 | 第59页 |
6.2 后期研究方向 | 第59-61页 |
参考文献 | 第61-64页 |
附录A | 第64-65页 |
附录B | 第65-66页 |
附录C | 第66-67页 |
附录D | 第67-68页 |
在学期间的研究成果 | 第68-69页 |
致谢 | 第69页 |