k波段测距系统收发组件的研制
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-14页 |
1.1 研究课题的背景与意义 | 第10页 |
1.2 收发组件的现状与发展趋势 | 第10-13页 |
1.3 本文的主要研究内容与结构安排 | 第13-14页 |
第二章 收发组件的关键技术分析 | 第14-21页 |
2.1 收发组件中收发通道的分析与设计 | 第14-17页 |
2.1.1 收发组件接收通道的主要参数 | 第14-16页 |
2.1.1.1 接收机的灵敏度 | 第14-15页 |
2.1.1.2 接收机的动态范围 | 第15-16页 |
2.1.2 收发组件发射通道的主要参数 | 第16-17页 |
2.1.2.1 发射机的增益与效率 | 第16-17页 |
2.1.2.2 干扰信号的抑制 | 第17页 |
2.1.2.3 相位噪声 | 第17页 |
2.2 收发组件电路设计技术分析 | 第17-20页 |
2.2.1 传输线 | 第17-18页 |
2.2.2 电源完整性 | 第18-20页 |
2.3 收发组件总体方案的思路 | 第20页 |
2.4 本章小结 | 第20-21页 |
第三章 收发组件的设计 | 第21-51页 |
3.1 收发通道链路设计与分析 | 第21-29页 |
3.1.1 收发通道链路结构设计 | 第21-22页 |
3.1.2 镜像抑制混频分析与设计 | 第22-27页 |
3.1.2.1 收发链路镜像频率分析 | 第22-23页 |
3.1.2.2 中频电路镜像频率抑制设计 | 第23-26页 |
3.1.2.3 射频电路镜像频率抑制设计 | 第26-27页 |
3.1.3 收发通道结构设计 | 第27-29页 |
3.2 S频段上下变频模块设计 | 第29-31页 |
3.3 K频段上下变频模块设计 | 第31-37页 |
3.3.1 K频段模块原理图设计 | 第31-32页 |
3.3.2 K频段模块滤波器设计 | 第32-35页 |
3.3.3 K频段模块电路设计 | 第35-37页 |
3.4 频综模块分析与设计 | 第37-46页 |
3.4.1 频率合成技术方案分析 | 第37-40页 |
3.4.2 锁相环电路的主要参数分析 | 第40-43页 |
3.4.2.1 输出频率 | 第40页 |
3.4.2.2 相位裕量与增益裕量 | 第40-41页 |
3.4.2.3 相位噪声与杂散 | 第41-42页 |
3.4.2.4 锁定时间 | 第42-43页 |
3.4.3 一本振电路设计 | 第43-45页 |
3.4.4 二本振电路设计 | 第45-46页 |
3.5 收发组件整体预算仿真设计 | 第46-49页 |
3.6 电源模块设计 | 第49-50页 |
3.7 本章小结 | 第50-51页 |
第四章 收发组件的实现与测试 | 第51-61页 |
4.1 电源模块实现与测试 | 第51-52页 |
4.2 频综模块实现与测试 | 第52-55页 |
4.3 K波段收发组件测试 | 第55-60页 |
4.4 本章小结 | 第60-61页 |
第五章 结论 | 第61-63页 |
5.1 工作总结 | 第61页 |
5.2 下一步展望 | 第61-63页 |
致谢 | 第63-64页 |
参考文献 | 第64-66页 |
攻读硕士学位期间取得的成果 | 第66-67页 |