基于EMS算法的多元LDPC码译码器设计与FPGA实现
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-12页 |
·数字通信与信道编码 | 第7-8页 |
·LDPC 码的发展 | 第8-11页 |
·二元LDPC 码的发展与应用 | 第8-10页 |
·多元LDPC 码的发展 | 第10-11页 |
·本文研究工作及内容安排 | 第11-12页 |
第二章 多元LDPC 码及其译码算法 | 第12-24页 |
·有限域介绍 | 第12-13页 |
·LDPC 码的概念 | 第13-15页 |
·基于有限域的多元LDPC 码译码算法 | 第15-23页 |
·BP 译码算法 | 第16-18页 |
·基于快速傅里叶变换的BP(FFT-BP)算法 | 第18-20页 |
·对数域FFT-BP 算法 | 第20-21页 |
·扩展最小和(EMS)算法 | 第21-23页 |
·本章小结 | 第23-24页 |
第三章 EMS 算法的硬件实现设计 | 第24-33页 |
·EMS 算法实现分析 | 第24-29页 |
·消息向量长度的确定 | 第24-26页 |
·校验节点更新的设计 | 第26-28页 |
·变量节点更新的设计 | 第28-29页 |
·EMS 算法的量化仿真 | 第29-32页 |
·本章小结 | 第32-33页 |
第四章 多元LDPC 码译码器的FPGA 实现 | 第33-45页 |
·多元LDPC 码的校验矩阵结构 | 第33页 |
·多元LDPC 码译码器整体结构 | 第33-34页 |
·多元LDPC 码译码器的子模块结构 | 第34-42页 |
·加载模块的结构 | 第34-35页 |
·变量节点更新模块的结构 | 第35-38页 |
·校验节点更新模块的结构 | 第38-40页 |
·卸载模块和逻辑控制模块的设计 | 第40页 |
·存储器存储方式设计 | 第40-42页 |
·性能仿真 | 第42-44页 |
·本章小结 | 第44-45页 |
第五章 结束语 | 第45-46页 |
致谢 | 第46-47页 |
参考文献 | 第47-50页 |
研究成果 | 第50-51页 |