首页--工业技术论文--无线电电子学、电信技术论文--雷达论文--雷达设备、雷达站论文

高速大容量雷达存储系统的研究与设计

摘要第4-6页
ABSTRACT第6-7页
第一章 绪论第12-19页
    1.1 课题背景第12-13页
    1.2 存储系统发展现状第13-14页
        1.2.1 国内发展现状第13页
        1.2.2 国外发展现状第13-14页
    1.3 数据存储介质简介第14-18页
        1.3.1 磁记录技术第15-16页
        1.3.2 光记录技术第16-17页
        1.3.3 固态存储技术第17-18页
    1.4 本文工作第18-19页
第二章 存储系统需求分析及器件选型第19-32页
    2.1 存储芯片选择第20-27页
        2.1.1 K9WBG08U1M 的接口说明第22-23页
        2.1.2 K9WBG08U1M 型FLASH 中的关键技术第23-24页
        2.1.3 K9WBG08U1M 的常用命令第24-27页
    2.2 控制器件的选择第27-29页
        2.2.1 Virtex-II Pro XC2VP50 关键技术第28-29页
    2.3 数据接口的选择第29-31页
    2.4 本章小节第31-32页
第三章 存储系统方案设计第32-50页
    3.1 数据接口ROCKETIO 及相关协议设计第32-39页
        3.1.1 物理层设计第33-34页
        3.1.2 数据链路层设计第34-37页
        3.1.3 多RocketIO 间的数据同步设计第37-39页
    3.2 存储策略及差错恢复方案设计第39-42页
        3.2.1 系统存储策略第39-40页
        3.2.2 系统的差错恢复机制第40-42页
    3.3 文件系统设计第42-47页
        3.3.1 目录表第43-44页
        3.3.2 block(块)信息表第44-45页
        3.3.3 勘误表第45-47页
    3.4 存储系统与主控设备之间通信设计第47-49页
    3.5 本章小节第49-50页
第四章 FPGA 中控制逻辑的设计与实现第50-64页
    4.1 建立初始BLOCK 信息表的控制逻辑设计第50-51页
    4.2 存储板控制逻辑设计第51-63页
        4.2.1 数据记录功能的实现第53-56页
        4.2.2 数据回放功能的实现第56-59页
        4.2.3 删除文件功能和格式化功能的实现第59-61页
        4.2.4 碎片整理功能的实现第61-62页
        4.2.5 目录表回放功能的实现第62-63页
    4.3 本章小节第63-64页
第五章 存储板硬件设计要点第64-72页
    5.1 数据接口ROCKETIO 设计第64-65页
        5.1.1 电源第64页
        5.1.2 时钟第64-65页
        5.1.3 高速差分信号线的布线第65页
    5.2 FLASH 与FPGA 间接口设计第65-66页
    5.3 串口设计第66页
    5.4 FPGA 配置加载方式的设计第66-68页
    5.5 存储板供电的分析与设计第68-71页
    5.6 本章小节第71-72页
第六章 存储系统性能分析第72-74页
    6.1 实时记录速度分析第72-73页
    6.2 脱机回放速度分析第73-74页
第七章 总结与展望第74-76页
    7.1 研究成果总结第74-75页
    7.2 工作展望第75-76页
        7.2.1 系统升级空间第75页
        7.2.2 进一步研究的方向第75-76页
附录1 缩略语第76-78页
参考文献第78-80页
致谢第80-81页
攻读硕士学位期间已发表或录用的论文第81页

论文共81页,点击 下载论文
上一篇:面向移动低码率音频编解码技术研究
下一篇:改进频道搜索方案的低中频调频接收机设计