摘要 | 第4-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第12-19页 |
1.1 课题背景 | 第12-13页 |
1.2 存储系统发展现状 | 第13-14页 |
1.2.1 国内发展现状 | 第13页 |
1.2.2 国外发展现状 | 第13-14页 |
1.3 数据存储介质简介 | 第14-18页 |
1.3.1 磁记录技术 | 第15-16页 |
1.3.2 光记录技术 | 第16-17页 |
1.3.3 固态存储技术 | 第17-18页 |
1.4 本文工作 | 第18-19页 |
第二章 存储系统需求分析及器件选型 | 第19-32页 |
2.1 存储芯片选择 | 第20-27页 |
2.1.1 K9WBG08U1M 的接口说明 | 第22-23页 |
2.1.2 K9WBG08U1M 型FLASH 中的关键技术 | 第23-24页 |
2.1.3 K9WBG08U1M 的常用命令 | 第24-27页 |
2.2 控制器件的选择 | 第27-29页 |
2.2.1 Virtex-II Pro XC2VP50 关键技术 | 第28-29页 |
2.3 数据接口的选择 | 第29-31页 |
2.4 本章小节 | 第31-32页 |
第三章 存储系统方案设计 | 第32-50页 |
3.1 数据接口ROCKETIO 及相关协议设计 | 第32-39页 |
3.1.1 物理层设计 | 第33-34页 |
3.1.2 数据链路层设计 | 第34-37页 |
3.1.3 多RocketIO 间的数据同步设计 | 第37-39页 |
3.2 存储策略及差错恢复方案设计 | 第39-42页 |
3.2.1 系统存储策略 | 第39-40页 |
3.2.2 系统的差错恢复机制 | 第40-42页 |
3.3 文件系统设计 | 第42-47页 |
3.3.1 目录表 | 第43-44页 |
3.3.2 block(块)信息表 | 第44-45页 |
3.3.3 勘误表 | 第45-47页 |
3.4 存储系统与主控设备之间通信设计 | 第47-49页 |
3.5 本章小节 | 第49-50页 |
第四章 FPGA 中控制逻辑的设计与实现 | 第50-64页 |
4.1 建立初始BLOCK 信息表的控制逻辑设计 | 第50-51页 |
4.2 存储板控制逻辑设计 | 第51-63页 |
4.2.1 数据记录功能的实现 | 第53-56页 |
4.2.2 数据回放功能的实现 | 第56-59页 |
4.2.3 删除文件功能和格式化功能的实现 | 第59-61页 |
4.2.4 碎片整理功能的实现 | 第61-62页 |
4.2.5 目录表回放功能的实现 | 第62-63页 |
4.3 本章小节 | 第63-64页 |
第五章 存储板硬件设计要点 | 第64-72页 |
5.1 数据接口ROCKETIO 设计 | 第64-65页 |
5.1.1 电源 | 第64页 |
5.1.2 时钟 | 第64-65页 |
5.1.3 高速差分信号线的布线 | 第65页 |
5.2 FLASH 与FPGA 间接口设计 | 第65-66页 |
5.3 串口设计 | 第66页 |
5.4 FPGA 配置加载方式的设计 | 第66-68页 |
5.5 存储板供电的分析与设计 | 第68-71页 |
5.6 本章小节 | 第71-72页 |
第六章 存储系统性能分析 | 第72-74页 |
6.1 实时记录速度分析 | 第72-73页 |
6.2 脱机回放速度分析 | 第73-74页 |
第七章 总结与展望 | 第74-76页 |
7.1 研究成果总结 | 第74-75页 |
7.2 工作展望 | 第75-76页 |
7.2.1 系统升级空间 | 第75页 |
7.2.2 进一步研究的方向 | 第75-76页 |
附录1 缩略语 | 第76-78页 |
参考文献 | 第78-80页 |
致谢 | 第80-81页 |
攻读硕士学位期间已发表或录用的论文 | 第81页 |