摘要 | 第3-4页 |
abstract | 第4-5页 |
1 绪论 | 第8-14页 |
1.1 课题研究背景和意义 | 第8页 |
1.2 电子式互感器简介 | 第8-10页 |
1.3 电子式互感器标准 | 第10-11页 |
1.4 电子式互感器国内外发展现状 | 第11-12页 |
1.5 论文研究的主要内容 | 第12-13页 |
1.6 本章小节 | 第13-14页 |
2 FPGA简介及系统方案设计 | 第14-22页 |
2.1 FPGA及其开发流程介绍 | 第14-17页 |
2.1.1 FPGA结构 | 第14-15页 |
2.1.2 FPGA设计优势 | 第15-16页 |
2.1.3 FPGA开发设计流程 | 第16-17页 |
2.1.4 FPGA器件选择 | 第17页 |
2.2 Quartus Ⅱ软件介绍 | 第17-18页 |
2.3 Modelsim软件介绍 | 第18-19页 |
2.4 系统方案设计 | 第19-21页 |
2.5 本章小结 | 第21-22页 |
3 FPGA外围硬件电路设计 | 第22-30页 |
3.1 AD7606介绍及其外围电路设计 | 第22-27页 |
3.1.1 AD7606介绍 | 第22-23页 |
3.1.2 AD7606外围电路设计 | 第23-27页 |
3.2 光纤通信模块设计 | 第27-28页 |
3.3 串口发送电路设计 | 第28页 |
3.4 本章小节 | 第28-30页 |
4 数据采集模块的设计与验证 | 第30-40页 |
4.1 秒脉冲有效性检测模块的设计 | 第30-31页 |
4.2 采样脉冲同步模块的设计 | 第31-32页 |
4.3 秒脉冲信号异常处理 | 第32-33页 |
4.4 AD7606采样模块的设计 | 第33-34页 |
4.5 数据采集模块的验证 | 第34-39页 |
4.5.1 秒脉冲检测模块仿真 | 第34-35页 |
4.5.2 采样脉冲同步模块仿真 | 第35页 |
4.5.3 秒脉冲检测模块及采样脉冲同步模块联合仿真 | 第35-36页 |
4.5.4 AD7606采样模块的时序验证 | 第36-39页 |
4.6 本章小结 | 第39-40页 |
5 数据处理模块的设计与仿真 | 第40-52页 |
5.1 FIFO模块的设计与仿真 | 第40-41页 |
5.2 FIR数字滤波器的设计与仿真 | 第41-46页 |
5.2.1 数字滤波器简介 | 第41页 |
5.2.2 FIR滤波器的原理 | 第41-43页 |
5.2.3 FIR滤波器的性能要求 | 第43页 |
5.2.4 FIR滤波器的设计 | 第43-45页 |
5.2.5 FIR滤波器的仿真 | 第45-46页 |
5.3 CRC校验码生成模块的设计与仿真 | 第46-48页 |
5.3.1 CRC校验码原理 | 第46-47页 |
5.3.2 CRC校验码生成模块的设计 | 第47页 |
5.3.3 CRC校验码生成模块的仿真 | 第47-48页 |
5.4 FT3组帧模块的设计 | 第48-50页 |
5.5 本章小结 | 第50-52页 |
6 数据发送模块的设计与仿真 | 第52-56页 |
6.1 曼彻斯特编码模块的设计与仿真 | 第52-53页 |
6.1.1 曼彻斯特编码简介 | 第52页 |
6.1.2 曼彻斯特编码模块设计 | 第52-53页 |
6.1.3 曼彻斯特编码模块仿真 | 第53页 |
6.2 UART串口发送模块的设计与仿真 | 第53-55页 |
6.2.1 UART串口发送模块的设计 | 第53-54页 |
6.2.2 UART串口发送模块的仿真 | 第54-55页 |
6.3 本章小结 | 第55-56页 |
7 系统调试及结果分析 | 第56-60页 |
7.1 CRC及FT3帧格式验证 | 第56-57页 |
7.2 采集精度测试与误差分析 | 第57-58页 |
7.3 本章小节 | 第58-60页 |
8 总结与展望 | 第60-62页 |
8.1 总结 | 第60页 |
8.2 展望 | 第60-62页 |
致谢 | 第62-64页 |
参考文献 | 第64-68页 |
攻读硕士学位期间发表的论文 | 第68页 |