基于双跳频图案同步法的高速跳频系统设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第1章 绪论 | 第10-16页 |
1.1 研究背景 | 第10-12页 |
1.2 研究现状 | 第12-13页 |
1.3 研究内容 | 第13-14页 |
1.4 章节安排 | 第14-16页 |
第2章 跳频通信的基本理论 | 第16-33页 |
2.1 扩展频谱通信技术 | 第16-17页 |
2.1.1 shannon定理 | 第16-17页 |
2.1.2 扩频通信的扩频方式 | 第17页 |
2.2 跳频通信基本原理 | 第17-22页 |
2.2.1 跳频通信系统的组成 | 第17-18页 |
2.2.2 跳频通信系统的数学模型 | 第18-20页 |
2.2.3 跳频通信系统的特点及其抗干扰分析 | 第20-22页 |
2.3 跳频系统中的关键技术 | 第22-32页 |
2.3.1 频率跳变器 | 第23-27页 |
2.3.2 跳频同步 | 第27-30页 |
2.3.3 调制技术 | 第30-32页 |
2.4 本章小结 | 第32-33页 |
第3章 基于双跳频图案的快速同步方法研究 | 第33-44页 |
3.1 跳频同步捕获方法 | 第33-35页 |
3.1.1 等待式串行捕获法 | 第33-34页 |
3.1.2 并行捕获 | 第34-35页 |
3.2 跳频同步跟踪方法 | 第35-39页 |
3.2.1 延迟锁相环 | 第35-36页 |
3.2.2 基于时钟信号的跟踪方法 | 第36-39页 |
3.3 双跳频图案同步方案设计 | 第39-43页 |
3.3.1 方案设计 | 第39-40页 |
3.3.2 同步头数据格式设计 | 第40-42页 |
3.3.3 数据帧格式 | 第42页 |
3.3.4 同步过程 | 第42-43页 |
3.4 本章小结 | 第43-44页 |
第4章 高速跳频系统方案的设计与FPGA实现 | 第44-69页 |
4.1 系统整体实现方案 | 第44-46页 |
4.2 硬件平台介绍 | 第46-48页 |
4.3 跳频发射机关键模块的软件设计与仿真 | 第48-54页 |
4.3.1 时钟模块 | 第49-50页 |
4.3.2 同步头与数据发送模块 | 第50页 |
4.3.3 FSK调制 | 第50-52页 |
4.3.4 发端频率跳变器 | 第52-53页 |
4.3.5 发射机整体结构与仿真 | 第53-54页 |
4.4 高白信道的设计与仿真 | 第54-57页 |
4.4.1 实现的理论基础 | 第54-56页 |
4.4.2 方案设计与实现 | 第56-57页 |
4.5 跳频接收机关键模块的软件设计与仿真 | 第57-65页 |
4.5.1 收端频率跳变器 | 第57-58页 |
4.5.2 中频滤波器 | 第58-59页 |
4.5.3 跳频同步模块 | 第59-62页 |
4.5.4 FSK解调 | 第62-64页 |
4.5.5 同步尾跳检测器 | 第64-65页 |
4.6 数模转换模块 | 第65页 |
4.7 下载测试与分析 | 第65-68页 |
4.8 本章小结 | 第68-69页 |
结论 | 第69-71页 |
参考文献 | 第71-75页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第75-76页 |
致谢 | 第76页 |