摘要 | 第3-4页 |
Abstract | 第4-5页 |
第1章 引言 | 第8-12页 |
1.1 课题背景及研究意义 | 第8-9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 本文研究内容 | 第10页 |
1.4 本设计的特色 | 第10-11页 |
1.5 本文组织结构 | 第11-12页 |
第2章 多道脉冲幅度分析器原理和设计方案选择 | 第12-19页 |
2.1 能谱采集系统原理 | 第12-13页 |
2.2 多道脉冲幅度分析器原理 | 第13页 |
2.3 多道脉冲幅度分析器设计方案的选择 | 第13-18页 |
2.3.1 主控芯片的选型 | 第16-17页 |
2.3.2 峰值检测和峰值保持电路 | 第17页 |
2.3.3 AD转换电路 | 第17-18页 |
2.3.4 数据接口标准的选择 | 第18页 |
2.4 本章小结 | 第18-19页 |
第3章 多道脉冲幅度分析器硬件设计 | 第19-31页 |
3.1 DSP处理器——TMS320F2812 芯片介绍 | 第19-20页 |
3.2 峰值检测和峰值保持电路设计 | 第20-23页 |
3.3 ADC模块设计 | 第23-25页 |
3.4 下限阈值设置电路设计 | 第25-26页 |
3.5 外扩RAM电路 | 第26-28页 |
3.6 USB接口电路设计 | 第28-30页 |
3.6.1 FT2232H芯片简介 | 第28-29页 |
3.6.2 USB接口的硬件电路设计 | 第29-30页 |
3.7 本章小结 | 第30-31页 |
第4章 多道脉冲幅度分析器软件设计 | 第31-41页 |
4.1 软件设计平台 | 第31页 |
4.2 DSP程序设计 | 第31-40页 |
4.2.1 参数设定程序设计 | 第32-34页 |
4.2.2 AD采样程序设计 | 第34-35页 |
4.2.3 SPI接口程序设计 | 第35-37页 |
4.2.4 USB接口程序设计 | 第37-40页 |
4.3 上位机软件开发 | 第40页 |
4.4 本章小结 | 第40-41页 |
第5章 测试结果与结论 | 第41-47页 |
5.1 测试结果 | 第41-45页 |
5.1.1 峰值保持电路测试结果 | 第41-43页 |
5.1.2 单能峰能谱测试结果 | 第43-45页 |
5.1.3 USB接口传输速度测试结果 | 第45页 |
5.1.4 计数率测试结果 | 第45页 |
5.2 结论 | 第45-46页 |
5.3 本设计的局限性 | 第46-47页 |
参考文献 | 第47-49页 |
在学期间公开发表论文及著作 | 第49-50页 |
致谢 | 第50页 |