并发程序中的潜在死锁检测与调试
摘要 | 第4-5页 |
Abstract | 第5页 |
1 绪论 | 第8-14页 |
1.1 研究背景 | 第8-9页 |
1.2 研究目的与意义 | 第9页 |
1.3 国内外研究现状 | 第9-11页 |
1.4 主要工作 | 第11-12页 |
1.5 论文组织结构 | 第12-14页 |
2 相关技术及应用环境 | 第14-18页 |
2.1 相关技术介绍 | 第14-16页 |
2.2 并发调试系统介绍 | 第16-17页 |
2.3 本章小结 | 第17-18页 |
3 并发程序的潜在死锁分析 | 第18-44页 |
3.1 分析示例介绍 | 第18-19页 |
3.2 基本操作定义 | 第19-20页 |
3.3 基本数据结构定义 | 第20-27页 |
3.4 静态分析获取执行序列 | 第27-31页 |
3.5 潜在死锁分析算法 | 第31-43页 |
3.6 本章小结 | 第43-44页 |
4 基于路径合成的潜在死锁验证 | 第44-54页 |
4.1 操作索引校正 | 第45-50页 |
4.2 执行序列合成 | 第50-52页 |
4.3 本章小结 | 第52-54页 |
5 潜在死锁辅助调试工具 | 第54-58页 |
5.1 死锁循环等待图 | 第55-56页 |
5.2 死锁重放轨迹图 | 第56页 |
5.3 文字信息的显示 | 第56-57页 |
5.4 本章小结 | 第57-58页 |
6 实验评估 | 第58-64页 |
6.1 实验环境 | 第58页 |
6.2 对比试验 | 第58-60页 |
6.3 实验方法及过程 | 第60-61页 |
6.4 实验分析 | 第61-62页 |
6.5 本章小结 | 第62-64页 |
7 总结与展望 | 第64-66页 |
7.1 全文总结 | 第64页 |
7.2 工作展望 | 第64-66页 |
致谢 | 第66-67页 |
参考文献 | 第67-71页 |