面向高速网络的大规模流管理技术研究
| 摘要 | 第1-10页 |
| ABSTRACT | 第10-11页 |
| 第一章 绪论 | 第11-15页 |
| ·课题背景 | 第11页 |
| ·研究现状 | 第11-13页 |
| ·流管理思想 | 第11-12页 |
| ·流表设计 | 第12页 |
| ·HASH函数 | 第12-13页 |
| ·论文工作与创新 | 第13页 |
| ·论文结构 | 第13-15页 |
| 第二章 相关知识 | 第15-24页 |
| ·FPGA | 第15页 |
| ·DDR存储器 | 第15-17页 |
| ·DDR | 第15-16页 |
| ·DDR2 | 第16页 |
| ·DDR3 | 第16-17页 |
| ·XLR多核网络处理器 | 第17-22页 |
| ·parser | 第18-20页 |
| ·director | 第20页 |
| ·PDE | 第20-21页 |
| ·FMN | 第21-22页 |
| ·本章小结 | 第22-24页 |
| 第三章 流表结构设计 | 第24-31页 |
| ·设计初衷 | 第24页 |
| ·流表设计 | 第24-27页 |
| ·流表模型 | 第24页 |
| ·关键数据结构 | 第24-27页 |
| ·相关定义 | 第27-29页 |
| ·评价标准 | 第27-28页 |
| ·模型评价参数 | 第28-29页 |
| ·理论分析 | 第29-30页 |
| ·流表的冲突比例 | 第29页 |
| ·流表的冲突深度 | 第29-30页 |
| ·本章小结 | 第30-31页 |
| 第四章 基于多核网络处理器的流管理技术研究 | 第31-51页 |
| ·系统设计 | 第31-33页 |
| ·系统功能 | 第31页 |
| ·总体框架 | 第31-32页 |
| ·内存分配策略 | 第32-33页 |
| ·算法描述 | 第33-47页 |
| ·HASH值计算算法 | 第33-35页 |
| ·面向流管理的PDE分流算法 | 第35-36页 |
| ·报文流ID分配算法 | 第36-37页 |
| ·OLSM流表操作 | 第37-43页 |
| ·TLSM流表操作 | 第43-47页 |
| ·系统实现 | 第47-50页 |
| ·OLSM系统实现 | 第48页 |
| ·TLSM系统实现 | 第48-50页 |
| ·本章小结 | 第50-51页 |
| 第五章 软硬件结合流管理技术 | 第51-60页 |
| ·系统设计 | 第51-54页 |
| ·总体框架 | 第51-52页 |
| ·软硬件流管理模块交互的报文格式 | 第52-53页 |
| ·关键数据结构 | 第53-54页 |
| ·具体流程描述 | 第54-56页 |
| ·报文流ID分配 | 第54-55页 |
| ·流表记录查询 | 第55页 |
| ·流表记录的添加 | 第55-56页 |
| ·系统实现流程 | 第56-59页 |
| ·开发平台 | 第56页 |
| ·总体流程 | 第56-59页 |
| ·性能分析 | 第59页 |
| ·本章小结 | 第59-60页 |
| 第六章 实验测试与分析 | 第60-66页 |
| ·OL、TL模型分析 | 第60-63页 |
| ·测试环境 | 第60-61页 |
| ·测试方法 | 第61页 |
| ·测试结果 | 第61-63页 |
| ·基于多核网络处理器的流管理系统测试 | 第63-65页 |
| ·测试环境 | 第64页 |
| ·测试方法 | 第64页 |
| ·测试结果 | 第64-65页 |
| ·本章小结 | 第65-66页 |
| 结束语 | 第66-67页 |
| 论文主要工作总结 | 第66页 |
| 下一步工作的展望 | 第66-67页 |
| 致谢 | 第67-68页 |
| 参考文献 | 第68-71页 |
| 作者在学期间取得的学术成果 | 第71-72页 |
| 在读硕士期间参加的科研项目情况 | 第72页 |