基于DPMR协议的数字基带系统研究与设计
| 摘要 | 第1-4页 |
| Abstract | 第4-9页 |
| 第1章 绪论 | 第9-13页 |
| ·课题的背景和研究意义 | 第9-10页 |
| ·国内外研究动态 | 第10-11页 |
| ·论文的主要内容和结构安排 | 第11-13页 |
| ·主要内容 | 第11-12页 |
| ·论文结构安排 | 第12-13页 |
| 第2章 系统总体方案概述 | 第13-21页 |
| ·系统方案设计 | 第13-15页 |
| ·通信协议选择 | 第15-16页 |
| ·声码器选择 | 第16页 |
| ·射频模块选择 | 第16-18页 |
| ·主要器件选型 | 第18-19页 |
| ·DSP 处理器 | 第18页 |
| ·微控制器 | 第18页 |
| ·数模转换芯片 | 第18-19页 |
| ·DSK5510 开发平台简介 | 第19-21页 |
| 第3章 声码器相关原理与仿真分析 | 第21-38页 |
| ·线性预测基本原理 | 第21-23页 |
| ·LPC 语音合成模型 | 第23-24页 |
| ·MELP 声码器概述 | 第24-38页 |
| ·MELP 声码器编码原理 | 第24-30页 |
| ·MELP 声码器解码原理 | 第30-31页 |
| ·声码器滤波器设计 | 第31-34页 |
| ·MELP 声码器仿真 | 第34-38页 |
| 第4章 DPMR 传输技术与设计仿真 | 第38-60页 |
| ·DPMR 协议分层模型 | 第38-39页 |
| ·DPMR 协议帧结构 | 第39-41页 |
| ·负载帧 | 第39-40页 |
| ·超帧 | 第40页 |
| ·头帧 | 第40-41页 |
| ·尾帧 | 第41页 |
| ·DPMR 协议信令 | 第41-43页 |
| ·DPMR 协议组帧 | 第43-52页 |
| ·CRC 校验 | 第45-46页 |
| ·汉明编码 | 第46-49页 |
| ·交织 | 第49页 |
| ·加扰 | 第49-50页 |
| ·组帧设计与仿真 | 第50-52页 |
| ·DPMR 调制技术 | 第52-57页 |
| ·4FSK 调制 | 第53页 |
| ·4FSK 解调 | 第53-54页 |
| ·4FSK 算法设计仿真 | 第54-57页 |
| ·DPMR 同步技术 | 第57-60页 |
| ·码元同步 | 第57-58页 |
| ·帧同步 | 第58-60页 |
| 第5章 系统硬件电路设计 | 第60-67页 |
| ·基带系统硬件总体框图 | 第60-61页 |
| ·电源模块 | 第61-62页 |
| ·时钟模块 | 第62-63页 |
| ·音频芯片模块 | 第63-64页 |
| ·存储模块 | 第64-65页 |
| ·引导启动模块 | 第65-67页 |
| 第6章 系统软件设计 | 第67-84页 |
| ·软件开发简述 | 第67-68页 |
| ·开发软件概述 | 第67页 |
| ·DSP 定点运算 | 第67-68页 |
| ·声码器 | 第68-73页 |
| ·声码器移植优化 | 第68-69页 |
| ·声码器时间测试 | 第69页 |
| ·声码器功能测试 | 第69-72页 |
| ·声码器改进测试 | 第72-73页 |
| ·通信协议栈 | 第73-75页 |
| ·通信呼叫控制 | 第73-74页 |
| ·通信协议栈时间测试 | 第74-75页 |
| ·微控制器 | 第75-76页 |
| ·系统功能模块调试 | 第76-82页 |
| ·电源、时钟模块 | 第76-77页 |
| ·音频模块 | 第77-79页 |
| ·EEPROM 存储模块 | 第79-81页 |
| ·引导模块 | 第81-82页 |
| ·基带系统功能测试 | 第82-84页 |
| 第7章 总结与展望 | 第84-86页 |
| ·工作总结 | 第84-85页 |
| ·未来展望 | 第85-86页 |
| 参考文献 | 第86-89页 |
| 致谢 | 第89-90页 |
| 个人简历、在学期间发表的学术论文与研究成果 | 第90页 |