| 摘要 | 第1-6页 |
| ABSTRACT | 第6-9页 |
| 第1章 绪论 | 第9-12页 |
| ·论文研究背景及意义 | 第9页 |
| ·模块化设计在数字信号处理系统中的应用及发展 | 第9-11页 |
| ·论文主要工作 | 第11-12页 |
| 第2章 系统方案设计 | 第12-19页 |
| ·多波束测深系统简介 | 第12-14页 |
| ·多波束测深基本原理 | 第12-13页 |
| ·多波束测深系统组成结构和工作过程 | 第13-14页 |
| ·现有信号采集与处理系统的特点 | 第14-16页 |
| ·现有信号采集与处理系统的结构及优点 | 第14-15页 |
| ·现有信号采集与处理系统的问题 | 第15-16页 |
| ·系统架构方案 | 第16-18页 |
| ·模块化的特点 | 第16-17页 |
| ·系统结构 | 第17-18页 |
| ·本章小结 | 第18-19页 |
| 第3章 信号处理模块硬件电路设计 | 第19-40页 |
| ·DSP 芯片选型 | 第19-20页 |
| ·DSP 芯片选型需要考虑的因素 | 第19页 |
| ·TMS320C6748 被选择的原因 | 第19-20页 |
| ·信号处理模块基本结构 | 第20-24页 |
| ·信号处理模块的组成 | 第20-21页 |
| ·TMS320C6000 概述 | 第21-22页 |
| ·TMS320C6748 DSP 简介 | 第22-24页 |
| ·电源设计 | 第24-31页 |
| ·电源设计基本思想及参数 | 第24-25页 |
| ·电源管理芯片介绍 | 第25-26页 |
| ·电压输出设计 | 第26-27页 |
| ·电源开始供电和停止供电的时序 | 第27-29页 |
| ·复位电路 | 第29-31页 |
| ·存储器及 BOOT 模式设计 | 第31-35页 |
| ·mDDR 存储器设计 | 第31-32页 |
| ·SPI Flash 存储器设计 | 第32-34页 |
| ·BOOT 模式及其选择电路 | 第34-35页 |
| ·JTAG 接口及时钟电路设计 | 第35-36页 |
| ·JTAG 接口设计 | 第35-36页 |
| ·时钟产生电路 | 第36页 |
| ·硬件电路 PCB 设计 | 第36-38页 |
| ·PCB 叠层设计 | 第36-37页 |
| ·PCB 布局及布线过程中的完整性问题 | 第37-38页 |
| ·本章小结 | 第38-40页 |
| 第4章 信号处理模块与 FPGA 通信方案 | 第40-46页 |
| ·跨时域数据传输 | 第40-41页 |
| ·TMS320C6748 DSP 与 FPGA 通信的接口 | 第41-42页 |
| ·利用异步 FIFO 通信的实现方法 | 第42-45页 |
| ·EMIFA 异步接口时序 | 第42-43页 |
| ·DSP 与 FIFO 的接口逻辑 | 第43-45页 |
| ·本章小结 | 第45-46页 |
| 第5章 系统调试与验证 | 第46-55页 |
| ·系统电源、时钟的调试与验证 | 第46-48页 |
| ·电源管理模块的调试及验证 | 第46-48页 |
| ·系统时钟的调试及验证 | 第48页 |
| ·DSP 及其部分外设的调试与验证 | 第48-51页 |
| ·DSP 核心调试及验证 | 第48-49页 |
| ·SPI Flash 读写验证 | 第49-50页 |
| ·mDDR 存储器读写验证 | 第50-51页 |
| ·信号处理模块与采集板通信的调试与验证 | 第51-54页 |
| ·本章小结 | 第54-55页 |
| 结论 | 第55-57页 |
| 参考文献 | 第57-61页 |
| 致谢 | 第61-63页 |
| 附录 | 第63页 |