基于QEMU的热点代码探测与动态优化模型的研究与实现
摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
第一章 绪论 | 第10-15页 |
·课题背景 | 第10-11页 |
·研究现状 | 第11-12页 |
·研究内容 | 第12-14页 |
·论文组织 | 第14-15页 |
第二章 二进制翻译技术介绍 | 第15-25页 |
·二进制翻译技术的结构 | 第15-16页 |
·二进制翻译技术的分类 | 第16-19页 |
·解释执行 | 第16-17页 |
·静态二进制翻译 | 第17-18页 |
·动态二进制翻译 | 第18-19页 |
·二进制翻译技术需解决的关键问题 | 第19-22页 |
·处理器体系架构相关问题 | 第20页 |
·存储映射问题 | 第20-21页 |
·代码挖掘问题 | 第21页 |
·执行效率问题 | 第21页 |
·实时性问题 | 第21页 |
·运行环境的仿真问题 | 第21-22页 |
·二进制翻译技术的应用 | 第22-24页 |
·固定源和目标的二进制翻译系统 | 第22-23页 |
·可变源和目标的二进制翻译系统 | 第23-24页 |
·本章小结 | 第24-25页 |
第三章 QEMU 动态二进制翻译系统 | 第25-40页 |
·QEMU 系统框架 | 第25-28页 |
·仿真控制核心 | 第26-27页 |
·TCG 核心翻译引擎 | 第27-28页 |
·QEMU 仿真模式 | 第28-30页 |
·用户级仿真 | 第28-29页 |
·系统级仿真 | 第29-30页 |
·QEMU 翻译单位 | 第30-34页 |
·基本块 | 第31页 |
·基本块管理 | 第31-33页 |
·直接块链 | 第33-34页 |
·QEMU 优化策略 | 第34-36页 |
·TCG 中间码的优化 | 第34-35页 |
·主机代码的优化 | 第35-36页 |
·QEMU 执行流程 | 第36-38页 |
·仿真环境初始化阶段 | 第36-37页 |
·代码翻译和执行阶段 | 第37-38页 |
·本章总结 | 第38-40页 |
第四章 QEMU 热点代码探测与动态优化模型设计 | 第40-60页 |
·总体设计 | 第40-42页 |
·热点代码块的探测 | 第42-49页 |
·代码插桩设计 | 第42-46页 |
·热路径算法设计 | 第46-48页 |
·热路径缓存池设计 | 第48-49页 |
·热点代码块的合并 | 第49-52页 |
·中间码缓存区设计 | 第49-50页 |
·中间码的合并 | 第50-52页 |
·热点代码块的优化 | 第52-59页 |
·块间优化 | 第52-53页 |
·块内优化 | 第53-58页 |
·热点块重定位 | 第58-59页 |
·本章总结 | 第59-60页 |
第五章 性能评估 | 第60-68页 |
·实验准备 | 第60-61页 |
·DQEMU 性能评估 | 第61-64页 |
·DQEMU 的主机寄存器映射 | 第61-62页 |
·DQEMU 翻译后的主机代码生成量 | 第62-63页 |
·DQEMU 的执行性能 | 第63页 |
·DQEMU 结果分析 | 第63-64页 |
·CQEMU 性能评估 | 第64-66页 |
·SPEC CPU2006 测试套件部署 | 第64-65页 |
·CQEMU 性能测试 | 第65-66页 |
·CQEMU 结果分析 | 第66页 |
·本章总结 | 第66-68页 |
第六章 总结与展望 | 第68-70页 |
·工作总结 | 第68-69页 |
·未来展望 | 第69-70页 |
参考文献 | 第70-73页 |
致谢 | 第73-74页 |
攻硕期间取得的研究成果 | 第74-75页 |