基于FPGA的计算机视频信息反截获系统设计与实现
摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-10页 |
·信息安全与TEMPEST技术概况 | 第7-8页 |
·本文所做的工作 | 第8-10页 |
第二章 视频信息反截获技术研究 | 第10-24页 |
·人眼的视觉原理 | 第10-13页 |
·眼睛的构造及功能 | 第10-12页 |
·亮度特点 | 第12-13页 |
·计算机视频系统工作原理及泄漏机理分析 | 第13-17页 |
·计算机视频系统结构及工作原理 | 第13-14页 |
·液晶显示器电磁泄漏源分析 | 第14-17页 |
·Soft-TEMPEST视频信息反截获技术原理 | 第17-24页 |
·滤波法原理 | 第17-18页 |
·抖动技术伪泄漏法的机理 | 第18-24页 |
第三章 系统硬件设计 | 第24-41页 |
·总体方案设计 | 第24-28页 |
·系统设计指标 | 第24-25页 |
·核心处理器件的确定 | 第25-27页 |
·总体设计方案 | 第27-28页 |
·关键器件选择 | 第28-33页 |
·FPGA器件 | 第28-29页 |
·A/D转换芯片AD9883 | 第29-30页 |
·D/A转换芯片AD7125 | 第30-31页 |
·存储器芯片 | 第31-32页 |
·单片机 | 第32-33页 |
·防混叠模拟低通滤波器设计 | 第33-34页 |
·视频信号采样电路设计 | 第34-37页 |
·FPGA编程电路设计 | 第37-41页 |
·编程硬件选择 | 第37-38页 |
·编程电路 | 第38-41页 |
第四章 系统软件实现 | 第41-66页 |
·数字系统自顶向下的设计法 | 第41-43页 |
·顶层模块设计 | 第43-48页 |
·顶层实体的VHDL描述 | 第43-44页 |
·顶层结构体的设计与VHDL语言程序 | 第44-48页 |
·主要底层功能模块设计 | 第48-63页 |
·FIR模块设计 | 第48-57页 |
·抖动模块设计 | 第57-62页 |
·RAM控制模块设计 | 第62-63页 |
·FPGA的引脚分配 | 第63-66页 |
第五章 总结与展望 | 第66-68页 |
·全文总结 | 第66页 |
·进一步研究的思路 | 第66-68页 |
附录 计算机视频信息反截获系统测试结果 | 第68-72页 |
1 滤波结果验证 | 第68-70页 |
2 伪发射结果验证 | 第70-72页 |
致谢 | 第72-73页 |
参考文献 | 第73-76页 |
研究成果 | 第76-77页 |