首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

标准数字CMOS工艺,60M采样10bit精度流水线ADC的设计

摘要第1-4页
ABSTRACT第4-11页
第一章 绪论第11-15页
   ·ADC 的概述第11-12页
   ·本次设计的应用环境第12-14页
   ·本文架构第14-15页
第二章 PIPELINE ADC 简单介绍第15-26页
   ·ADC 的介绍和参数第15-17页
   ·Pipeline ADC 的简单原理第17-25页
   ·本章小节第25-26页
第三章 主要模块的设计分析第26-59页
   ·开关电容采样电路性能第26-37页
     ·时钟馈通效应第28页
     ·沟道电荷注入效应第28-30页
     ·MOS 开关的导通电阻的大小和线性的影响第30-33页
     ·采样电路噪声影响第33-35页
     ·采样时钟抖动的影响第35-37页
   ·求差放大电路中的运放的性能第37-53页
     ·运放的增益要求第39-40页
     ·运放的SLEW RATE 和 SETTING TIME 的要求第40-45页
     ·运放的非线性的影响第45-50页
     ·运放的OFFSET 的影响第50-51页
     ·运放的噪声的影响第51-53页
   ·SUBADC 的分析第53-54页
     ·subADC 的比较的速度第53-54页
     ·比较器的OFFSET第54页
   ·SUBDAC 和基准电压驱动电路第54-58页
   ·本章小节第58-59页
第四章 SIMULINK 的建模第59-70页
   ·采样电路的SIMULINK 模型第59-64页
     ·采样电容非线性模型第59-61页
     ·采样电路的噪声模型第61-63页
     ·开关电容电路的时钟抖动模型第63-64页
   ·求差放大电路的模型第64-67页
     ·运放setting time 和slew rate 模型第64-65页
     ·运放的非线性模型第65-67页
     ·运放的噪声模型第67页
   ·基准电压驱动电路的模型第67-69页
   ·本章小节第69-70页
第五章 ADC 电路设计第70-85页
   ·采样电容的大小第70-73页
   ·运放的设计第73-78页
   ·subADC 的设计第78-82页
   ·Pipeline ADC 电路的仿真结果第82-84页
   ·本章小节第84-85页
第六章 结束语第85-86页
   ·本文的主要工作第85页
   ·后续研究工作第85-86页
参考文献第86-88页
致谢第88-89页
攻读硕士学位期间已发表或录用的论文第89-91页

论文共91页,点击 下载论文
上一篇:基于L印幕墙的多媒体在演唱类舞台设计中的应用研究
下一篇:16通道恒流型LED驱动芯片的设计