摘要 | 第1-4页 |
ABSTRACT | 第4-11页 |
第一章 绪论 | 第11-15页 |
·ADC 的概述 | 第11-12页 |
·本次设计的应用环境 | 第12-14页 |
·本文架构 | 第14-15页 |
第二章 PIPELINE ADC 简单介绍 | 第15-26页 |
·ADC 的介绍和参数 | 第15-17页 |
·Pipeline ADC 的简单原理 | 第17-25页 |
·本章小节 | 第25-26页 |
第三章 主要模块的设计分析 | 第26-59页 |
·开关电容采样电路性能 | 第26-37页 |
·时钟馈通效应 | 第28页 |
·沟道电荷注入效应 | 第28-30页 |
·MOS 开关的导通电阻的大小和线性的影响 | 第30-33页 |
·采样电路噪声影响 | 第33-35页 |
·采样时钟抖动的影响 | 第35-37页 |
·求差放大电路中的运放的性能 | 第37-53页 |
·运放的增益要求 | 第39-40页 |
·运放的SLEW RATE 和 SETTING TIME 的要求 | 第40-45页 |
·运放的非线性的影响 | 第45-50页 |
·运放的OFFSET 的影响 | 第50-51页 |
·运放的噪声的影响 | 第51-53页 |
·SUBADC 的分析 | 第53-54页 |
·subADC 的比较的速度 | 第53-54页 |
·比较器的OFFSET | 第54页 |
·SUBDAC 和基准电压驱动电路 | 第54-58页 |
·本章小节 | 第58-59页 |
第四章 SIMULINK 的建模 | 第59-70页 |
·采样电路的SIMULINK 模型 | 第59-64页 |
·采样电容非线性模型 | 第59-61页 |
·采样电路的噪声模型 | 第61-63页 |
·开关电容电路的时钟抖动模型 | 第63-64页 |
·求差放大电路的模型 | 第64-67页 |
·运放setting time 和slew rate 模型 | 第64-65页 |
·运放的非线性模型 | 第65-67页 |
·运放的噪声模型 | 第67页 |
·基准电压驱动电路的模型 | 第67-69页 |
·本章小节 | 第69-70页 |
第五章 ADC 电路设计 | 第70-85页 |
·采样电容的大小 | 第70-73页 |
·运放的设计 | 第73-78页 |
·subADC 的设计 | 第78-82页 |
·Pipeline ADC 电路的仿真结果 | 第82-84页 |
·本章小节 | 第84-85页 |
第六章 结束语 | 第85-86页 |
·本文的主要工作 | 第85页 |
·后续研究工作 | 第85-86页 |
参考文献 | 第86-88页 |
致谢 | 第88-89页 |
攻读硕士学位期间已发表或录用的论文 | 第89-91页 |