一种用于无线通信的DSP结构设计与实现
致谢 | 第1-6页 |
中文摘要 | 第6-7页 |
ABSTRACT | 第7-8页 |
序 | 第8-11页 |
1 引言 | 第11-15页 |
·数字信号处理器技术 | 第11-12页 |
·课题的现状及研究意义 | 第12-13页 |
·论文主要工作及内容安排 | 第13-15页 |
2 无线通信介绍及典型算法分析 | 第15-21页 |
·无线通信系统概述 | 第15-16页 |
·卷积码的基本原理 | 第16-18页 |
·维特比译码算法 | 第18-21页 |
3 基于算法的DSP结构设计 | 第21-36页 |
·无线通信对DSP的需求 | 第21-22页 |
·维特比算法的DSP实现及分析 | 第22-27页 |
·基于算法的DSP的总体结构设计 | 第27-30页 |
·总线结构 | 第28-29页 |
·算术逻辑单元ALU | 第29页 |
·累加器A和B | 第29页 |
·桶型移位寄存器 | 第29-30页 |
·乘加单元MAC | 第30页 |
·比较存储单元 | 第30页 |
·指令系统 | 第30-31页 |
·流水线及其控制 | 第31-34页 |
·流水线的操作 | 第31-32页 |
·流水冲突 | 第32-34页 |
·所设DSP计结构的维特比算法实现 | 第34-36页 |
4 DSP功能模块的设计 | 第36-59页 |
·算术逻辑单元 | 第36-43页 |
·功能描述 | 第36-37页 |
·端口描述 | 第37-38页 |
·加法器的选择 | 第38-40页 |
·结构实现 | 第40-43页 |
·桶形移位寄存器 | 第43-46页 |
·功能描述 | 第43-44页 |
·端口描述 | 第44-45页 |
·结构实现 | 第45-46页 |
·乘累加单元 | 第46-55页 |
·功能描述 | 第46-47页 |
·端口描述 | 第47-48页 |
·结构实现 | 第48-55页 |
·比较存储单元 | 第55-56页 |
·功能描述 | 第55页 |
·端口描述 | 第55-56页 |
·结构实现 | 第56页 |
·累加器 | 第56-59页 |
·功能描述 | 第57页 |
·端口描述 | 第57-59页 |
5 DSP功能模块的实现与测试 | 第59-64页 |
·设计流程 | 第59-61页 |
·逻辑仿真 | 第61-62页 |
·逻辑综合 | 第62-63页 |
·结果分析 | 第63-64页 |
6 结论 | 第64-65页 |
参考文献 | 第65-67页 |
附录 A | 第67-85页 |
作者简历 | 第85-89页 |
学位论文数据集 | 第89页 |