摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 绪论 | 第9-11页 |
·AVS标准简述 | 第9页 |
·嵌入式双核处理器平台简介 | 第9-10页 |
·本文的工作 | 第10-11页 |
第二章 视频压缩技术及 AVS标准分析 | 第11-19页 |
·视频压缩技术概述 | 第11页 |
·主要的视频压缩编码标准 | 第11-13页 |
·MPEG系列 | 第12页 |
·H.26X系列 | 第12-13页 |
·AVS标准简介 | 第13-15页 |
·AVS视频框架结构 | 第13-14页 |
·AVS的码流结构 | 第14-15页 |
·AVS标准的核心技术及特点 | 第15-19页 |
·变换量化 | 第15-17页 |
·帧内预测 | 第17页 |
·帧间预测 | 第17-18页 |
·去块效应环路滤波 | 第18页 |
·熵编码 | 第18-19页 |
第三章 AVS解码器平台环境 | 第19-29页 |
·ADSP-BF561硬件平台 | 第19-22页 |
·解码器硬件平台ADSP-BF561 EZ-KIT Lite Board | 第19-20页 |
·系统核心 ADSP-BF561 | 第20-21页 |
·ADSP-BF561系统 | 第21-22页 |
·uClinux操作系统的建立 | 第22-29页 |
·uClinux操作系统 | 第23-25页 |
·uClinux操作系统的BF561平台移植 | 第25-29页 |
第四章 AVS解码器的双核 DSP实现 | 第29-43页 |
·编解码器系统实现的总体方案 | 第29-31页 |
·Core A与平台输入输出 | 第31-36页 |
·平台设备管理 | 第32页 |
·视频码流的预处理和后处理 | 第32-36页 |
·Core B与解码器设计 | 第36-39页 |
·解码器的初始化 | 第37-38页 |
·一帧图像的解码 | 第38-39页 |
·Core A与 Core B之间数据交互 | 第39-43页 |
·BF561内存空间 | 第39-41页 |
·解码器双核的内存分配 | 第41-43页 |
第五章 AVS解码器的优化 | 第43-81页 |
·解码器优化综述 | 第43页 |
·硬件平台瓶颈分析和优化核心思想 | 第43-46页 |
·硬件瓶颈分析 | 第44-46页 |
·优化的原则和核心思想 | 第46页 |
·基于内存结构的优化 | 第46-53页 |
·L1 SRAM存储器分析和性能优化 | 第47-51页 |
·L2 SRAM的使用和优化 | 第51页 |
·DMA的使用和优化 | 第51-53页 |
·宏块解码各部分算法基于内存结构的优化 | 第53-75页 |
·L1 SRAM中输入数据 Buffer-Bits Pool | 第55-56页 |
·变长编码解码—Variable length decode | 第56-58页 |
·帧内预测 | 第58-62页 |
·帧间预测 | 第62-70页 |
·去块效应滤波(环路滤波) | 第70-74页 |
·L1数据的输出 | 第74页 |
·基于内存架构优化总结 | 第74-75页 |
·算法流程的优化 | 第75-78页 |
·其他优化方法的考虑 | 第78-80页 |
·C语言以及模块算法的优化 | 第78-79页 |
·汇编优化 | 第79-80页 |
·解码器优化小结 | 第80-81页 |
第六章 论文总结 | 第81-82页 |
参考文献 | 第82-84页 |
致谢 | 第84-85页 |
作者攻读学位期间发表的学术论文目录 | 第85页 |