基于DM642的H.264视频采集编码系统的实现与优化
摘要 | 第1-5页 |
Abstract | 第5-8页 |
第一章 绪论 | 第8-13页 |
·研究背景 | 第8页 |
·技术发展 | 第8-11页 |
·数字视频编码标准的发展 | 第8-10页 |
·视频编码器硬件平台的发展 | 第10-11页 |
·研究内容及意义 | 第11-12页 |
·本文结构 | 第12-13页 |
第二章 H.264视频压缩编码算法 | 第13-25页 |
·色彩空间 | 第13-14页 |
·视频压缩编码技术的常用算法 | 第14-18页 |
·预测编码 | 第14-15页 |
·运动补偿 | 第15-16页 |
·变换编码 | 第16-17页 |
·量化编码 | 第17-18页 |
·统计编码 | 第18页 |
·H.264编码技术的关键算法 | 第18-23页 |
·帧内预测算法 | 第18-20页 |
·帧间预测算法 | 第20页 |
·整数DCT变换 | 第20-21页 |
·熵编码 | 第21-22页 |
·环路滤波 | 第22-23页 |
·H.264编码器架构 | 第23-25页 |
第三章 编码系统开发平台 | 第25-38页 |
·系统硬件开发平台SEED-VPM642 | 第25-27页 |
·DM642芯片的核心结构及外设端口 | 第27-31页 |
·开发环境 | 第31-35页 |
·CCS | 第31-33页 |
·仿真器 | 第33-34页 |
·目标单板 | 第34-35页 |
·DSP软件开发流程介绍 | 第35-36页 |
·DSP程序代码优化方法 | 第36-38页 |
第四章 H.264编码系统的实现与优化 | 第38-61页 |
·编码系统框架 | 第38-40页 |
·关键芯片控制接口 | 第40-42页 |
·DM642的配置 | 第40页 |
·模拟视频信号解码芯片TVP5150PBS | 第40-41页 |
·模拟视频信号编码芯片SAA7121H | 第41-42页 |
·存储空间分配 | 第42-46页 |
·片内存储空间 | 第43-45页 |
·片外存储空间 | 第45-46页 |
·各功能模块的实现 | 第46-58页 |
·帧内预测编码 | 第47-48页 |
·帧间预测编码 | 第48-51页 |
·整数DCT变换 | 第51-52页 |
·量化 | 第52-54页 |
·Zig-zag扫描 | 第54-55页 |
·CAVLC编码 | 第55-58页 |
·对关键算法模块的优化 | 第58-61页 |
·算法程序优化 | 第58-59页 |
·编译选项优化 | 第59页 |
·汇编语言优化 | 第59-61页 |
第五章 系统测试及分析 | 第61-64页 |
·测试环境 | 第61-62页 |
·功能测试结果 | 第62页 |
·性能测试结果 | 第62-64页 |
第六章 总结与展望 | 第64-66页 |
·总结 | 第64-65页 |
·展望 | 第65-66页 |
参考文献 | 第66-69页 |
研究生期间发表论文 | 第69-70页 |
致谢 | 第70页 |