0.18um CMOS工艺无线局域网(WLAN)5.2GHz射频前端低噪声放大器设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第1章 概述 | 第7-13页 |
·选题背景 | 第7-9页 |
·无线局域网的产生 | 第7页 |
·无线局域网标准 | 第7-9页 |
·射频集成电路研究现状 | 第9-10页 |
·选题意义 | 第10-11页 |
·本论文的主要工作 | 第11-13页 |
第2章 射频接收机及其前端模块 LNA | 第13-22页 |
·射频接收机 | 第13-19页 |
·射频接收机体系结构 | 第13-17页 |
·射频接收机的性能参数 | 第17-19页 |
·低噪声放大器的基本要求 | 第19-20页 |
·集成电路的设计流程 | 第20-22页 |
第3章 噪声分析和优化 | 第22-28页 |
·LNA的噪声分析 | 第22页 |
·短沟道 MOS管噪声来源和模型 | 第22-24页 |
·LNA噪声优化公式 | 第24-25页 |
·LNA噪声优化 | 第25-28页 |
第4章 低噪声放大器的设计和实现 | 第28-43页 |
·LNA性能指标 | 第28-32页 |
·功耗 | 第28页 |
·工作频率 | 第28页 |
·噪声系数 | 第28-29页 |
·增益 | 第29页 |
·输入阻抗 | 第29-32页 |
·源极电感反馈式结构的基本参数 | 第32页 |
·无源器件实现 | 第32-39页 |
·电阻 | 第33页 |
·电感 | 第33-37页 |
·电容 | 第37-39页 |
·LNA电路的实现 | 第39页 |
·电路仿真和优化 | 第39-43页 |
第5章 版图设计 | 第43-48页 |
·集成电路的工艺选择 | 第43页 |
·元件设计 | 第43-45页 |
·RF版图设计的注意点 | 第45-46页 |
·LNA芯片版图 | 第46-48页 |
第6章 芯片测试 | 第48-57页 |
·平衡-非平衡转换(BALUN)的设计 | 第48-53页 |
·LC BALUN | 第48-50页 |
·传输线 BALUN | 第50-52页 |
·电感的测试 | 第52-53页 |
·LNA的测试 | 第53-57页 |
·基板测试 | 第53-54页 |
·S参数测试 | 第54-55页 |
·噪声测试 | 第55-56页 |
·1dB增益压缩点 | 第56-57页 |
第7章 结束语 | 第57-58页 |
参考文献 | 第58-61页 |
攻读硕士学位期间发表的学术论文和科研情况说明 | 第61-62页 |
致谢 | 第62-63页 |