摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
第一章 绪论 | 第8-13页 |
§1-1 本课题研究的目的和意义 | 第8-9页 |
§1-2 PSS 的应用及研究现状 | 第9-11页 |
1-2-1 国外应用现状 | 第9页 |
1-2-2 国内应用现状 | 第9-10页 |
1-2-3 PSS 的应用效益 | 第10页 |
1-2-4 新控制理论在PSS 设计中的应用 | 第10-11页 |
§1-3 本文所做的主要工作 | 第11-13页 |
第二章 电力系统稳定器(PSS)的工作原理 | 第13-20页 |
§2-1 电力系统稳定器的基本概念 | 第13-15页 |
§2-2 电力系统稳定器的输入信号 | 第15页 |
§2-3 标准型电力系统稳定器的结构框图 | 第15-19页 |
2-3-1 国际典型(或标准)的PSS 系统 | 第15-17页 |
2-3-2 关键环节 | 第17-19页 |
§2-4 PSS 的总体设计构思 | 第19-20页 |
第三章 多组态数字式 PSS 的硬件设计 | 第20-47页 |
§3-1 系统整体的硬件结构 | 第20-21页 |
3-1-1 PSS 所需输入输出及开关量明细 | 第20页 |
3-1-2 PSS 整体方案 | 第20-21页 |
§3-2 DSP 芯片的特点及几个重要模块介绍 | 第21-31页 |
3-2-1 DSP 芯片的特点 | 第21-22页 |
3-2-2 DSP 芯片的选择 | 第22-23页 |
3-2-3 ADC 模块 | 第23-25页 |
3-2-4 事件管理器(EV) | 第25-28页 |
3-2-5 外设中断扩展模块(PIE) | 第28-31页 |
§3-3 DSP 工作平台设计 | 第31页 |
3-3-1 CPLD 可编程逻辑器件的应用 | 第31页 |
§3-4 电源模块设计 | 第31-32页 |
§3-5 电平匹配模块 | 第32-35页 |
3-5-1 电平匹配的意义 | 第32-33页 |
3-5-2 数字逻辑器件TTL 及CMOS 的转换电平要求 | 第33页 |
3-5-3 5v、3.3v TTL 和CMOS 高低电平标准 | 第33-34页 |
3-5-4 5v 和3.3v 的电平转换 | 第34-35页 |
3-5-5 电平匹配电路的实现 | 第35页 |
§3-6 交流采样电路设计 | 第35-39页 |
3-6-1 交流信号调理电路 | 第35-36页 |
3-6-2 交流采样中遇到的问题和克服的方法 | 第36页 |
3-6-3 锁相环实现频率跟踪和完成采样脉冲电路 | 第36-39页 |
§3-7 片外RAM 存储器的扩展和DAC 模块的扩展 | 第39-41页 |
§3-8 字符型液晶显示器模块的扩展 | 第41-45页 |
§3-9 串行通信接口(SCI)的设计 | 第45页 |
§3-10 硬件设计中的可靠性措施 | 第45-47页 |
第四章 多组态数字式 PSS 的软件设计 | 第47-62页 |
§4-1 DSP 开发系统简介 | 第47-49页 |
4-1-1 集成开发环境CCS | 第47-48页 |
4-1-2 硬件仿真系统 | 第48-49页 |
§4-2 交流采样方法简介 | 第49-54页 |
4-2-1 直流采样 | 第49页 |
4-2-2 交流采样 | 第49页 |
4-2-3 采样定理及采样方式 | 第49-50页 |
4-2-4 交流采样算法比较 | 第50-54页 |
§4-3 本课题所设计的PSS 系统采用的算法介绍 | 第54-56页 |
§4-4 系统软件设计 | 第56-59页 |
4-4-1 程序设计方法 | 第56页 |
4-4-2 编写硬件资源头文件 | 第56-57页 |
4-4-3 主程序的开发 | 第57页 |
4-4-4 中断子程序 | 第57-59页 |
§4-5 仿真试验及结果分析 | 第59-62页 |
结论 | 第62-63页 |
参考文献 | 第63-65页 |
致谢 | 第65-66页 |
攻读硕士学位期间所取得的相关科研成果 | 第66页 |