表目录 | 第1-9页 |
图目录 | 第9-11页 |
摘要 | 第11-12页 |
ABSTRACT | 第12-13页 |
第一章 引言 | 第13-15页 |
·选题背景 | 第13页 |
·课题研究的内容、成果、意义 | 第13-14页 |
·本文的组织结构 | 第14-15页 |
第二章 Cache技术研究 | 第15-21页 |
·Cache工作原理 | 第15-16页 |
·Cache组织结构 | 第16-19页 |
·Cache映射结构 | 第16-17页 |
·查找方法 | 第17页 |
·替换策略 | 第17-18页 |
·Cache的一致性 | 第18-19页 |
·Cache性能分析 | 第19-20页 |
·Cache系统的加速比 | 第19-20页 |
·Cache性能的改进分析 | 第20页 |
·本章小结 | 第20-21页 |
第三章 数据Cache存储体的设计 | 第21-39页 |
·数据Cache设计要求 | 第21-22页 |
·数据Cache设计方法 | 第22-23页 |
·数据Cache总体结构 | 第23-24页 |
·数据Cache存储体电路模块的设计 | 第24-35页 |
·数据Cache译码电路的设计 | 第25-26页 |
·数据Cache替换策略设计 | 第26-28页 |
·校验电路的设计 | 第28-29页 |
·一致性(MESI)协议的实现 | 第29-30页 |
·数据Cache存储单元和读写电路设计 | 第30-35页 |
·数据Cache存储体的典型优化设计 | 第35-38页 |
·虚实结合查找方法电路设计 | 第35-36页 |
·数据Cache存储体写入通路Buffer的设计 | 第36-38页 |
·本章小结 | 第38-39页 |
第四章 数据Cache存储体设计的验证 | 第39-63页 |
·验证方法与数据Cache验证概述 | 第39-40页 |
·验证方法概述 | 第39页 |
·系统级逻辑模拟平台概述 | 第39-40页 |
·数据Cache存储体功能验证内容概述 | 第40页 |
·数据Cache存储体电路模块的SPICE模拟验证 | 第40-42页 |
·译码电路的验证 | 第40-41页 |
·数据的读出电路验证 | 第41-42页 |
·实模式数据Cache系统级逻辑功能验证 | 第42-52页 |
·数据Cache存储体的读/写/监听过程 | 第42页 |
·数据Cache存储体的读写数据通路验证 | 第42-44页 |
·查询监听的逻辑验证 | 第44-45页 |
·替换算法的逻辑验证 | 第45-47页 |
·MESI协议即状态转换的验证 | 第47-52页 |
·保护模式数据Cache系统级逻辑功能验证 | 第52-53页 |
·虚拟8086模式数据Cache系统级逻辑功能验证 | 第53-54页 |
·与Cache有关的指令的验证 | 第54-58页 |
·与Cache相关指令介绍 | 第54-55页 |
·指令验证 | 第55-58页 |
·系统级数据Cache存储体功能版图验证(ULTRASIM) | 第58-61页 |
·Cache存储体数据读写/修改的验证 | 第59页 |
·查询周期验证 | 第59-60页 |
·替换策略的验证 | 第60-61页 |
·关于指令的电路模拟 | 第61页 |
·本章小节 | 第61-63页 |
第五章 结束语 | 第63-65页 |
·全文工作总结 | 第63页 |
·工作展望 | 第63-65页 |
致谢 | 第65-66页 |
参考文献 | 第66-68页 |
作者在学期间发表的学术论文 | 第68-69页 |
附录A 保护模式模拟相关图表 | 第69-71页 |
附录B 伪Lru替换策略的部分Ultrasim模拟激励 | 第71页 |