QAM解调芯片中码元同步电路的设计与实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 绪论 | 第8-13页 |
| ·课题背景 | 第8-10页 |
| ·美国的ATSC 标准 | 第8-9页 |
| ·欧洲的DVB 标准 | 第9页 |
| ·数字电视在我国的发展 | 第9-10页 |
| ·符合DVB-C 标准的QAM 解调系统 | 第10-12页 |
| ·本文的主要工作 | 第12-13页 |
| 第二章 码元同步基本理论 | 第13-28页 |
| ·通信系统中的同步问题 | 第13-14页 |
| ·同步技术演化 | 第14-15页 |
| ·模拟同步方法 | 第14页 |
| ·模数混合同步方法 | 第14-15页 |
| ·全数字同步方法 | 第15页 |
| ·基于内插算法的码元同步 | 第15-20页 |
| ·内插算法模型 | 第16-18页 |
| ·基于内插算法的码元同步结构 | 第18页 |
| ·码元同步环路控制 | 第18-20页 |
| ·锁相环技术 | 第20-26页 |
| ·锁相环路模型 | 第21-23页 |
| ·线性锁相环路模型 | 第23-25页 |
| ·噪声抑制性能 | 第25-26页 |
| ·捕获与跟踪性能 | 第26页 |
| ·DVB-C 码元同步算法 | 第26-28页 |
| 第三章 码元同步算法设计 | 第28-51页 |
| ·鉴相器算法选择 | 第28-38页 |
| ·早-迟门算法 | 第28-29页 |
| ·Gardner 算法 | 第29-33页 |
| ·M&M 算法 | 第33-38页 |
| ·几种鉴相算法的比较 | 第38页 |
| ·全数字码元同步算法设计 | 第38-42页 |
| ·M&M 鉴相算法设计 | 第38-40页 |
| ·数字环路滤波器 | 第40-41页 |
| ·数控振荡器 | 第41-42页 |
| ·相关参数计算 | 第42-45页 |
| ·阻尼系数 | 第42-44页 |
| ·自然频率 | 第44页 |
| ·比例因子和积分因子 | 第44-45页 |
| ·码元同步算法仿真 | 第45-51页 |
| ·算法仿真模型 | 第45-46页 |
| ·算法仿真结果与结论 | 第46-51页 |
| 第四章 码元同步的ASIC 实现 | 第51-62页 |
| ·设计方法及设计流程 | 第51页 |
| ·模块与系统的接口及其控制 | 第51-52页 |
| ·电路结构优化 | 第52-56页 |
| ·运算电路的优化 | 第52-56页 |
| ·优化的码元同步电路结构 | 第56页 |
| ·相关模块电路设计 | 第56-61页 |
| ·衰减模块设计 | 第56-57页 |
| ·积分误差控制模块设计 | 第57-58页 |
| ·数控振荡器设计 | 第58-59页 |
| ·乘法器设计 | 第59-61页 |
| ·时序验证及实现结果 | 第61-62页 |
| 结束语 | 第62-63页 |
| 致谢 | 第63-64页 |
| 参考文献 | 第64-66页 |
| 研究生期间发表论文 | 第66页 |