雷达信号数字化单元研究
| 第1章 绪论 | 第1-16页 |
| ·论文立题的必要性 | 第9页 |
| ·相关技术的发展现状 | 第9-14页 |
| ·FPGA在数字信号处理领域的应用 | 第9-10页 |
| ·雷达信号处理计数发展情况 | 第10-13页 |
| ·当前雷达数字化单元的发展现状 | 第13-14页 |
| ·本文的研究内容 | 第14页 |
| ·本文研究的结果 | 第14-15页 |
| ·论文的结构及特点 | 第15-16页 |
| 第2章 技术基础 | 第16-26页 |
| ·雷达信号特性分析 | 第16-17页 |
| ·CFAR处理 | 第17-21页 |
| ·雷达杂波恒虚警处理的基本原理 | 第17-19页 |
| ·邻近单元平均恒虚警处理 | 第19-21页 |
| ·FPGA开发 | 第21-26页 |
| ·FPGA结构与原理初步 | 第21-23页 |
| ·FPGA的特点与本文的应用 | 第23-26页 |
| 第3章 雷达数字化单元的系统模型 | 第26-35页 |
| ·系统设计要求 | 第26页 |
| ·系统设计方案 | 第26-30页 |
| ·对高速数据采集卡的技术要求 | 第29页 |
| ·闻亭WT6000高速采集卡的结构 | 第29-30页 |
| ·FPGA内模块设计 | 第30-34页 |
| ·数据缓冲模块 | 第32页 |
| ·横虚惊处理模块 | 第32页 |
| ·8位到24位转换模块 | 第32-33页 |
| ·A/D控制模块 | 第33页 |
| ·方位计算模块 | 第33页 |
| ·视频信号方位信号组合单元 | 第33-34页 |
| ·双口RAM操作模块 | 第34页 |
| ·本章小结 | 第34-35页 |
| 第4章 雷达信号数字化单元在FPGA上的具体实现 | 第35-48页 |
| ·基于高速数据采集卡的开发和调试过程 | 第35-38页 |
| ·高速数据采集卡的开发过程 | 第35-36页 |
| ·高速采集板上FPGA开发流程 | 第36-38页 |
| ·FPGA的具体实现 | 第38-46页 |
| ·系统存储时钟产生单元 | 第38-39页 |
| ·A/D控制和数据缓存电路 | 第39-42页 |
| ·8bit—24bit转换电路 | 第42-43页 |
| ·方位计算电路 | 第43-44页 |
| ·视频方位组合电路 | 第44-45页 |
| ·双口RAM控制电路 | 第45-46页 |
| ·C-FAR模块 | 第46页 |
| ·实验方案和实验结果 | 第46-48页 |
| 第5章 结束语 | 第48-51页 |
| 参考文献 | 第51-57页 |
| 攻读学位期间公开发表的论文 | 第57-58页 |
| 致谢 | 第58-59页 |
| 研究生履历 | 第59页 |