MIL-STD-1553多功能总线测试卡的实现
摘要 | 第1-5页 |
Abstract | 第5-12页 |
第一章 引言 | 第12-16页 |
·选题依据 | 第12-13页 |
·国内外研究现状和发展态势 | 第13-14页 |
·论文的主要工作和章节安排 | 第14-16页 |
·论文的主要工作 | 第14-15页 |
·论文的章节安排 | 第15-16页 |
第二章 MIL-STD-15538 总线协议介绍 | 第16-26页 |
·1553B 总线系统的框架 | 第16-20页 |
·总线控制器BC | 第17-18页 |
·总线监视器BM | 第18-19页 |
·远程终端RT | 第19-20页 |
·1553B 总线的数据格式 | 第20-25页 |
·字格式 | 第20-24页 |
·消息格式 | 第24-25页 |
·航空总线标准比较 | 第25-26页 |
第三章 Nios 嵌入式系统与已有的软件基础介绍 | 第26-38页 |
·Nios 嵌入式系统知识介绍 | 第26-29页 |
·SOPC 介绍 | 第26-27页 |
·Nios II 处理器介绍 | 第27-29页 |
·Nios II 开发环境IDE 介绍 | 第29页 |
·曼彻斯特编解码的实现 | 第29-38页 |
·编解码底层系统结构 | 第30页 |
·编码部分的设计 | 第30-31页 |
·解码部分的设计 | 第31-33页 |
·编解码器的联合 | 第33-35页 |
·Nios II 处理器与编解码的集成 | 第35-38页 |
第四章 测试卡硬件系统的实现 | 第38-60页 |
·硬件系统的总体框架 | 第38-40页 |
·核心器件的选择 | 第40-42页 |
·硬件系统的设计原理 | 第42-55页 |
·电源管理电路设计 | 第42-43页 |
·FPGA 下载配置电路设计 | 第43-45页 |
·FLASH 电路设计 | 第45-46页 |
·SDRAM 电路设计 | 第46页 |
·UART 电路 | 第46-47页 |
·USB 控制芯片电路 | 第47-51页 |
·以太网接口电路 | 第51-53页 |
·PCI 接口电路 | 第53页 |
·1553B 总线专用接口电路 | 第53-55页 |
·PCB 电路的绘制 | 第55页 |
·板子的配置与调试 | 第55-60页 |
·FPGA 下载的调试 | 第56-57页 |
·SDRAM 芯片的配置调试 | 第57-60页 |
第五章 数据字中断方式的改进和存储模块的软件设计 | 第60-65页 |
·数据字中断方式的改进 | 第60-63页 |
·dw_int 模块的设计 | 第61-62页 |
·Nios II 处理器与数据字中断产生器的集成 | 第62-63页 |
·存储模块的设计 | 第63-65页 |
第六章 系统测试 | 第65-71页 |
·系统测试 | 第65-71页 |
·测试平台 | 第65-66页 |
·已有代码移植测试 | 第66页 |
·双冗余通道设计测试 | 第66-69页 |
·修改数据字中断方式后的系统测试 | 第69-71页 |
第七章 工作总结与展望 | 第71-73页 |
·工作总结 | 第71页 |
·论文的展望 | 第71-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-76页 |
攻读硕士学位期间的研究成果 | 第76-77页 |