摘要 | 第1-5页 |
Abstract | 第5-9页 |
1 引言 | 第9-14页 |
·背景和意义 | 第9-12页 |
·VGA模拟信号接口 | 第9-11页 |
·DVI及其优势 | 第11-12页 |
·DVI显示技术发展现状 | 第12-13页 |
·特殊DVI光纤电缆 | 第12页 |
·加装信号放大器和中继器 | 第12-13页 |
·主要研究内容 | 第13-14页 |
2 SOPC技术 | 第14-24页 |
·SOPC概述 | 第14-15页 |
·SOPC技术特点 | 第14页 |
·SOPC技术内容 | 第14-15页 |
·SOPC技术发展 | 第15页 |
·SOPC开发流程 | 第15页 |
·Nios Ⅱ软核 | 第15-24页 |
·Nios Ⅱ体系结构 | 第16-17页 |
·Nios Ⅱ特性 | 第17-20页 |
·Avalon规范 | 第20-24页 |
3 DVI接口 | 第24-32页 |
·接口规范 | 第25-27页 |
·TMDS协议 | 第27-32页 |
4 数据压缩算法 | 第32-43页 |
·概述 | 第32-33页 |
·冗余 | 第32页 |
·数据压缩 | 第32-33页 |
·游程编码(Run Length Coding) | 第33-36页 |
·RLE(Run-Length Encoding,游程编码)原理 | 第33-34页 |
·RLE编码步骤 | 第34-35页 |
·一维RLE编码和二维RLE编码 | 第35-36页 |
·Huffman(霍夫曼)编码 | 第36-40页 |
·Humffman编码 | 第37页 |
·Humffman编码步骤 | 第37-40页 |
·拜尔模式 | 第40-43页 |
·拜尔模式的原理 | 第40-41页 |
·存储需求 | 第41-43页 |
5 系统整体设计 | 第43-57页 |
·系统架构及主控芯片 | 第43-45页 |
·系统架构 | 第43页 |
·FPGA主控芯片 | 第43-45页 |
·TMDS接收 | 第45-53页 |
·TMDS接收电路 | 第45-48页 |
·数据压缩模块 | 第48-51页 |
·Nios Ⅱ控制模块 | 第51-53页 |
·以太网发送模块 | 第53-57页 |
·千兆以太网控制器IP核 | 第53-54页 |
·网端结构 | 第54页 |
·系统端结构 | 第54-55页 |
·以太网控制器的初始化 | 第55-57页 |
6 结论 | 第57-58页 |
·总结 | 第57页 |
·存在的问题和可改进处 | 第57-58页 |
参考文献 | 第58-61页 |
致谢 | 第61-62页 |
个人简历 | 第62页 |