基于QEMU的X86架构数字模型研究与实现
摘要 | 第5-7页 |
abstract | 第7-8页 |
第一章 绪论 | 第11-18页 |
1.1 研究背景与课题来源 | 第11页 |
1.2 国内外研究现状 | 第11-15页 |
1.2.1 国外研究现状 | 第11-13页 |
1.2.2 国内研究现状 | 第13-15页 |
1.3 研究内容及意义 | 第15-16页 |
1.4 论文结构安排 | 第16-18页 |
第二章 X86架构虚拟化基础 | 第18-32页 |
2.1 X86CPU结构分析 | 第18-20页 |
2.2 虚拟化平台选择 | 第20-22页 |
2.3 关键技术 | 第22-31页 |
2.3.1 QEMU工作机制 | 第22-25页 |
2.3.2 中间语言 | 第25-26页 |
2.3.3 内存共享 | 第26-27页 |
2.3.4 动态链接库 | 第27-29页 |
2.3.5 交叉调试技术 | 第29-31页 |
2.4 本章小节 | 第31-32页 |
第三章 X86架构数字模型方案设计与技术难点 | 第32-40页 |
3.1 X86架构数字模型需求分析 | 第32-33页 |
3.1.1 X86架构数字模型功能需求 | 第32-33页 |
3.1.2 X86架构数字模型性能需求 | 第33页 |
3.2 X86架构数字模型方案设计 | 第33-37页 |
3.2.1 X86架构数字模型总体方案设计 | 第33-34页 |
3.2.2 各模块方案设计 | 第34-37页 |
3.3 技术难点 | 第37-39页 |
3.3.1 指令集的完善与实现 | 第37-38页 |
3.3.2 内存管理的虚拟化 | 第38-39页 |
3.4 本章小节 | 第39-40页 |
第四章 X86架构数字模型的设计与实现 | 第40-62页 |
4.1 CPU指令集的设计与实现 | 第40-43页 |
4.2 内存管理的设计与实现 | 第43-48页 |
4.3 网卡虚拟化的设计与实现 | 第48-53页 |
4.4 时钟模块的设计与实现 | 第53-54页 |
4.5 中断控制器的设计与实现 | 第54-61页 |
4.6 本章小节 | 第61-62页 |
第五章 X86架构数字模型的测试与验证 | 第62-72页 |
5.1 CPU指令集的测试与验证 | 第62-64页 |
5.2 内存管理的测试与验证 | 第64-66页 |
5.3 网卡的测试与验证 | 第66-68页 |
5.4 中断控制器的测试与验证 | 第68-70页 |
5.5 数字模型的性能测试 | 第70-71页 |
5.6 本章小节 | 第71-72页 |
第六章 总结与展望 | 第72-74页 |
6.1 论文总结 | 第72页 |
6.2 后续展望 | 第72-74页 |
致谢 | 第74-75页 |
参考文献 | 第75-76页 |