摘要 | 第1-5页 |
ABSTRACT | 第5-11页 |
第一章 绪论 | 第11-17页 |
·课题研究背景 | 第11-15页 |
·DRAM 的发展 | 第11-12页 |
·SDR SDRAM 和DDR/DDR2 SDRAM | 第12-13页 |
·SDR SDRAM 和DDR/DDR2 SDRAM 控制器的发展 | 第13-15页 |
·课题研究工作 | 第15-16页 |
·论文结构 | 第16-17页 |
第二章 内存控制器设计的关键技术 | 第17-43页 |
·内存芯片的内部结构及其接口信号说明 | 第17-24页 |
·寻址原理和存储单元 | 第17-19页 |
·SDR/DDR/DDR2 SDRAM 引脚定义和内部结构 | 第19-24页 |
·SDR SDRAM 和DDR/DDR2 SDRAM 的功能描述 | 第24-35页 |
·上电和初始化 | 第24-25页 |
·配置模式寄存器和扩展模式寄存器 | 第25-32页 |
·其他相关命令 | 第32-34页 |
·状态转移图 | 第34-35页 |
·SDR 和DDR/DDR2 内存控制器的功能划分 | 第35-43页 |
·时钟产生模块 | 第36-37页 |
·控制命令模块 | 第37-38页 |
·指令译码模块 | 第38-39页 |
·初始化子模块 | 第39-40页 |
·自刷新控制子模块 | 第40页 |
·数据通道模块 | 第40-43页 |
第三章 内存控制器设计与实现 | 第43-61页 |
·整体架构 | 第43-51页 |
·FPGA 模块 | 第43-45页 |
·SDR/DDR/DDR2 内存芯片模块 | 第45-47页 |
·电源电路 | 第47页 |
·接口信号规划 | 第47-51页 |
·各内存控制器的设计层次 | 第51-52页 |
·SDR SDRAM 控制器的设计层次 | 第51页 |
·DDR SDRAM 控制器的设计层次 | 第51-52页 |
·DDR2 SDRAM 控制器的设计层次 | 第52页 |
·各模块的RTL 级设计实现 | 第52-61页 |
·时钟模块(DCM_RTL) | 第53页 |
·控制命令模块(control_interface_RTL) | 第53-55页 |
·指令译码模块(command_RTL) | 第55-56页 |
·初始化状态机设计 | 第56-58页 |
·自刷新控制状态机设计 | 第58-59页 |
·数据通道模块(data_path_RTL) | 第59-61页 |
第四章 内存控制器设计的综合仿真与验证 | 第61-71页 |
·MODELSIM 仿真结果分析 | 第61-65页 |
·逻辑综合优化 | 第65-68页 |
·Synplify Pro 程序逻辑综合 | 第66-67页 |
·逻辑综合结果 | 第67-68页 |
·PCB 板级布局布线的关键技术 | 第68-70页 |
·信号完整性分析 | 第68-69页 |
·PCB 板布线的关键问题 | 第69-70页 |
·板级调试 | 第70-71页 |
第五章 内存控制器在CMOS 图像采集系统中的应用 | 第71-77页 |
·CMOS 图像采集系统 | 第71-72页 |
·内存控制器在采集系统中的应用 | 第72-77页 |
·采集系统的图像控制模块 | 第72-73页 |
·内存控制器在采集系统中的应用 | 第73-74页 |
·设计与实现 | 第74-77页 |
第六章 总结与展望 | 第77-82页 |
·总结 | 第77-81页 |
·展望 | 第81-82页 |
参考文献 | 第82-86页 |
致谢 | 第86-87页 |
攻读学位期间发表的学术论文目录 | 第87-88页 |
附录 | 第88-89页 |