函数/任意波形发生器设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 引言 | 第9-13页 |
1.1 函数/任意波形发生器的研究现状和发展趋势 | 第9-11页 |
1.2 选题依据及研究意义 | 第11-12页 |
1.3 论文的任务指标及主要内容安排 | 第12-13页 |
第二章 函数/任意波形发生器的实现原理及系统组成 | 第13-20页 |
2.1 函数/任意波形发生器的实现原理 | 第13-16页 |
2.1.1 DDS组成原理 | 第13-14页 |
2.1.2 相位累加器的原理 | 第14-16页 |
2.1.3 DDS的设计性能 | 第16页 |
2.2 函数/任意波形发生器的设计方案 | 第16-18页 |
2.3 函数/任意波形发生器的系统总体结构 | 第18-19页 |
2.4 小结 | 第19-20页 |
第三章 函数/任意波形发生器的硬件电路设计 | 第20-49页 |
3.1 系统硬件电路的整体架构 | 第20-21页 |
3.2 电源模块的设计 | 第21-23页 |
3.3 数字电路模块设计 | 第23-38页 |
3.3.1 控制模块的设计 | 第24-25页 |
3.3.2 存储模块的设计 | 第25-29页 |
3.3.3 外围接.模块的设计 | 第29-35页 |
3.3.4 FPGA电路模块的设计 | 第35-38页 |
3.4 模拟电路模块设计 | 第38-48页 |
3.4.1 D/A转换电路的设计 | 第38-40页 |
3.4.2 滤波器电路的设计 | 第40-42页 |
3.4.3 信号调理电路的设计 | 第42-46页 |
3.4.4 外部接.电路的设计 | 第46-48页 |
3.5 小结 | 第48-49页 |
第四章 函数/任意波形发生器的FPGA逻辑设计 | 第49-62页 |
4.1 FPGA逻辑总体设计方案 | 第49-50页 |
4.2 基于DDS技术的分模块逻辑实现 | 第50-59页 |
4.2.1 PLL时钟模块 | 第50-51页 |
4.2.2 接.及控制模块 | 第51-53页 |
4.2.3 数字波形合成模块 | 第53-56页 |
4.2.4 幅度调制模块 | 第56-58页 |
4.2.5 频率调制模块 | 第58-59页 |
4.2.6 数字调制模块 | 第59页 |
4.3 基于DDS技术的逻辑功能验证 | 第59-61页 |
4.4 小结 | 第61-62页 |
第五章 函数/任意波形发生器软件设计 | 第62-71页 |
5.1 系统软件的用户需求分析 | 第62-63页 |
5.2 基于需求分析的整体软件数据架构 | 第63-65页 |
5.3 系统总体软件的设计 | 第65-70页 |
5.3.1 人机交互监控模块的设计 | 第65-66页 |
5.3.2 底层程序初始化 | 第66-70页 |
5.4 小结 | 第70-71页 |
第六章 函数/任意波形发生器的系统性能测试 | 第71-78页 |
6.1 系统性能测试前的准备 | 第71-72页 |
6.2 系统性能指标的测试 | 第72-77页 |
6.2.1 波形产生能力的测试 | 第72-74页 |
6.2.2 调制功能的测试 | 第74-75页 |
6.2.3 最大输出频率的测试 | 第75-76页 |
6.2.4 其他性能指标的验证 | 第76-77页 |
6.3 小节 | 第77-78页 |
第七章 结束语 | 第78-80页 |
致谢 | 第80-81页 |
参考文献 | 第81-83页 |
攻读硕士学位期间取得的成果 | 第83-84页 |