多路DSL信号传输硬件平台设计与验证
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第16-19页 |
1.1 研究背景及意义 | 第16-17页 |
1.2 论文研究内容与安排 | 第17-19页 |
第二章 接入网技术与射频直采技术 | 第19-25页 |
2.1 引言 | 第19页 |
2.2 接入网的特点及分类 | 第19-20页 |
2.2.1 接入网的定义 | 第19页 |
2.2.2 接入网的特点 | 第19-20页 |
2.2.3 接入网的分类 | 第20页 |
2.3 从DSL接入技术到HFC接入技术 | 第20-23页 |
2.3.1 传统DSL接入技术 | 第20-21页 |
2.3.2 HFC接入技术 | 第21-22页 |
2.3.3 使用DSL实现接入网的潜能 | 第22-23页 |
2.4 信号采样理论 | 第23-24页 |
2.4.1 低通采样定理 | 第23页 |
2.4.2 带通采样定理 | 第23-24页 |
2.4.3 射频直接采样技术 | 第24页 |
2.5 小结 | 第24-25页 |
第三章 多路DSL信号传输平台需求与分析 | 第25-30页 |
3.1 引言 | 第25页 |
3.2 数字板卡总体需求 | 第25-26页 |
3.2.1 指标需求 | 第25-26页 |
3.2.2 功能需求 | 第26页 |
3.3 单元模块需求 | 第26-29页 |
3.3.1 信号处理模块需求与分析 | 第26-27页 |
3.3.2 数据采集重建模块需求与分析 | 第27页 |
3.3.3 时钟模块需求与分析 | 第27-28页 |
3.3.4 电源模块需求与分析 | 第28-29页 |
3.4 小结 | 第29-30页 |
第四章 多路DSL信号传输平台器件选型与设计 | 第30-52页 |
4.1 引言 | 第30页 |
4.2 硬件系统组成方案 | 第30-34页 |
4.2.1 CAE设备设计方案 | 第30-32页 |
4.2.2 RAE设备设计方案 | 第32-34页 |
4.3 FPGA板卡总体架构 | 第34-36页 |
4.3.1 总体框图 | 第34-35页 |
4.3.2 数据流关系 | 第35-36页 |
4.4 主要器件选型 | 第36-44页 |
4.4.1 主FPGA | 第36-37页 |
4.4.2 cfgFPGA | 第37-38页 |
4.4.3 OCXO及PLL | 第38-39页 |
4.4.4 以太网交换机 | 第39-40页 |
4.4.5 ADC及DAC芯片 | 第40-44页 |
4.5 子模块设计 | 第44-51页 |
4.5.1 数字信号处理模块 | 第44-45页 |
4.5.2 配置FPGA模块 | 第45-46页 |
4.5.3 系统时钟模块 | 第46-47页 |
4.5.4 数据采集模块 | 第47-49页 |
4.5.5 电源管理模块 | 第49-50页 |
4.5.6 以太网交换机模块 | 第50-51页 |
4.6 小结 | 第51-52页 |
第五章 多路DSL信号传输平台实现 | 第52-81页 |
5.1 引言 | 第52页 |
5.2 主FPGA模块实现 | 第52-59页 |
5.2.1 上电及上电后配置 | 第52-55页 |
5.2.2 FPGA的I/O设计 | 第55-59页 |
5.3 cfgFPGA模块实现 | 第59-62页 |
5.3.1 上电及上电后配置 | 第59-60页 |
5.3.2 BANK分配 | 第60-62页 |
5.3.3 整板复位控制 | 第62页 |
5.4 ADC模块实现 | 第62-68页 |
5.4.1 模拟前端设计 | 第62-64页 |
5.4.2 时钟网络设计 | 第64-66页 |
5.4.3 电源与功耗 | 第66-67页 |
5.4.4 ADC接口设计 | 第67-68页 |
5.5 DAC模块实现 | 第68-72页 |
5.5.1 模拟输出端设计 | 第68-69页 |
5.5.2 时钟模块设计 | 第69-70页 |
5.5.3 电源与功耗 | 第70-71页 |
5.5.4 DAC接口设计 | 第71-72页 |
5.6 时钟模块实现 | 第72-76页 |
5.6.1 优化时钟性能 | 第72-74页 |
5.6.2 整板时钟树 | 第74-75页 |
5.6.3 时钟源OCXO的控制 | 第75-76页 |
5.7 电源模块实现 | 第76-79页 |
5.7.1 整板功耗统计 | 第76-77页 |
5.7.2 电源方案设计 | 第77-78页 |
5.7.3 电源模块、芯片选型 | 第78页 |
5.7.4 各电源芯片效率及整板效率 | 第78-79页 |
5.8 PCB制作与预布局 | 第79-80页 |
5.8.1 层叠结构 | 第79页 |
5.8.2 整板预布局图 | 第79-80页 |
5.9 小结 | 第80-81页 |
第六章 硬件平台的测试与分析 | 第81-98页 |
6.1 引言 | 第81页 |
6.2 测试平台搭建 | 第81-82页 |
6.3 FPGA板卡性能测试 | 第82-89页 |
6.3.1 电源模块测试 | 第82-84页 |
6.3.2 时钟模块测试 | 第84-86页 |
6.3.3 系统配置模块测试 | 第86-88页 |
6.3.4 片间GTH测试 | 第88-89页 |
6.4 ADC性能测试 | 第89-94页 |
6.4.1 最大输入功率测试 | 第89-91页 |
6.4.2 信噪比测试 | 第91-92页 |
6.4.3 SFDR测试 | 第92-94页 |
6.5 DAC SFDR性能测试 | 第94-95页 |
6.6 近远端设备全链路测试 | 第95-97页 |
6.7 小结 | 第97-98页 |
第七章 结束语 | 第98-100页 |
7.1 本文总结及主要工作 | 第98页 |
7.2 下一步工作的建议 | 第98-100页 |
致谢 | 第100-101页 |
参考文献 | 第101-103页 |
附录 | 第103-104页 |
个人简历 | 第104-105页 |
攻读硕士学位期间的研究成果 | 第105-106页 |