| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 绪论 | 第9-13页 |
| ·论文研究背景 | 第9-10页 |
| ·TD-LTE系统简介 | 第10-11页 |
| ·TD-LTE系统目标和需求 | 第10页 |
| ·TD-LTE系统协议简介 | 第10-11页 |
| ·论文主要工作及组织结构 | 第11-13页 |
| 第二章 TD-LTE系统下行链路研究 | 第13-37页 |
| ·TD-LTE系统帧结构及下行物理信道 | 第13-18页 |
| ·TD-LTE系统帧结构 | 第13-14页 |
| ·TD-LTE系统下行物理信道 | 第14-16页 |
| ·TD-LTE系统下行物理信号 | 第16-18页 |
| ·TD-LTE系统下行链路关键技术 | 第18-28页 |
| ·OFDM技术 | 第18-20页 |
| ·MIMO技术 | 第20-28页 |
| ·空间分集 | 第21-24页 |
| ·空间复用 | 第24-27页 |
| ·OFDM-MIMO系统 | 第27-28页 |
| ·TD-TLE系统下行基带数据生成 | 第28-37页 |
| 第三章 硬件实现平台PicoArray简介 | 第37-41页 |
| 第四章 TD-LTE多天线系统下行链路在PicoArray上的设计与实现 | 第41-85页 |
| ·双工方式、天线数量、系统带宽因素对链路设计的影响 | 第41-48页 |
| ·FDD系统和TDD系统链路实现设计的区别 | 第41-43页 |
| ·单天线系统和多天线系统链路实现的区别 | 第43-47页 |
| ·系统带宽对吞吐实现的影响 | 第47-48页 |
| ·TD-LTE多天线系统下行链路整体设计 | 第48-50页 |
| ·下行链路具体模块设计与实现 | 第50-83页 |
| ·FEC模块的设计与实现 | 第50-58页 |
| ·卷积编码的设计 | 第50-52页 |
| ·Turbo编码的设计 | 第52-56页 |
| ·速率匹配的设计 | 第56-58页 |
| ·扰码模块的设计与实现 | 第58-60页 |
| ·调制模块的设计与实现 | 第60-62页 |
| ·MIMO处理模块的设计与实现 | 第62-67页 |
| ·下行资源映射模块的设计与实现 | 第67-81页 |
| ·LTE系统下行资源分配的三种方式 | 第67-69页 |
| ·TD-LTE系统下行资源映射示例 | 第69-70页 |
| ·下行资源映射模块整体结构设计 | 第70-72页 |
| ·各子模块的设计及实现 | 第72-81页 |
| ·OFDM符号生成模块的设计与实现 | 第81-82页 |
| ·RadioIF模块的设计与实现 | 第82-83页 |
| ·开发调试中的问题及经验 | 第83-85页 |
| 第五章 总结 | 第85-87页 |
| ·论文工作总结 | 第85页 |
| ·论文进一步研究方向 | 第85-87页 |
| 参考文献 | 第87-89页 |
| 致谢 | 第89-91页 |
| 攻读学位期间发表的学术论文 | 第91页 |