基于FPGA的无线通信系统设计
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第9-13页 |
1.1 课题研究背景和意义 | 第9页 |
1.2 国内外研究现状 | 第9-11页 |
1.2.1 软件无线电国内外研究现状 | 第9-10页 |
1.2.2 FFT同步捕获技术国内外研究现状 | 第10-11页 |
1.3 课题主要工作和章节安排 | 第11-13页 |
第2章 通信系统关键技术 | 第13-25页 |
2.1 调制解调技术 | 第13-15页 |
2.1.1 π/4 DQPSK调制原理 | 第13-14页 |
2.1.2 π/4 DQPSK解调原理 | 第14-15页 |
2.2 成型与匹配滤波的原理 | 第15-17页 |
2.3 多普勒频偏估计和补偿算法 | 第17-20页 |
2.4 帧同步捕获算法 | 第20-24页 |
2.4.1 常用捕获算法 | 第20-22页 |
2.4.2 改进的FFT算法 | 第22-24页 |
2.5 载波相位估计算法 | 第24-25页 |
第3章 系统硬件设计 | 第25-39页 |
3.1 系统方案设计 | 第25-26页 |
3.2 硬件电路设计 | 第26-28页 |
3.3 FPGA的选型 | 第28-30页 |
3.4 存储器的设计方案 | 第30-32页 |
3.5 AD9361的配置 | 第32-39页 |
3.5.1 AD9361概述 | 第32-33页 |
3.5.2 AD9361的关键参数配置 | 第33-39页 |
第4章 系统软件设计 | 第39-73页 |
4.1 发送通道的设计 | 第39-51页 |
4.1.1 CRC校验模块的设计 | 第40-42页 |
4.1.2 txbuffer模块的设计 | 第42-43页 |
4.1.3 genburst模块的设计 | 第43-46页 |
4.1.4 π/4 DQPSK调制模块的设计 | 第46-48页 |
4.1.5 扩频模块的设计 | 第48-49页 |
4.1.6 成帧模块的设计 | 第49-51页 |
4.2 接收通道的设计 | 第51-65页 |
4.2.1 多普勒频偏矫正模块的设计 | 第52-53页 |
4.2.2 rxbuffer模块的设计 | 第53-57页 |
4.2.3 同步捕获模块的设计 | 第57-59页 |
4.2.4 解扩模块的设计 | 第59页 |
4.2.5 解调模块的设计 | 第59-62页 |
4.2.6 解burst模块的设计 | 第62-63页 |
4.2.7 解tfci模块的设计 | 第63-64页 |
4.2.8 CRC校验模块的设计 | 第64-65页 |
4.3 AD9361控制模块的设计 | 第65-69页 |
4.3.1 AD9361初始化模块的设计 | 第65-67页 |
4.3.2 AD9361发送模块的设计 | 第67-68页 |
4.3.3 AD9361接收模块的设计 | 第68-69页 |
4.4 内插滤波器的设计 | 第69-73页 |
第5章 系统的仿真与实测 | 第73-77页 |
5.1 系统性能仿真 | 第73页 |
5.2 系统功能仿真 | 第73-74页 |
5.3 系统功能测试 | 第74-77页 |
第6章 结论 | 第77-79页 |
6.1 总结 | 第77页 |
6.2 展望 | 第77-79页 |
参考文献 | 第79-82页 |
致谢 | 第82页 |