基于LVDS的图像采集存储装置的设计与实现
摘要 | 第4-5页 |
Abstract | 第5-6页 |
1 绪论 | 第10-15页 |
1.1 课题研究目的及意义 | 第10-11页 |
1.2 国内外研究现状 | 第11-13页 |
1.3 主要内容及章节安排 | 第13-15页 |
2 方案设计与分析 | 第15-19页 |
2.1 功能需求 | 第15页 |
2.2 方案设计与分析 | 第15-19页 |
2.2.1 架构组成及设计 | 第16-17页 |
2.2.2 工作模式设计 | 第17-19页 |
3 图像采集存储装置模块设计 | 第19-29页 |
3.1 速变量采集模块设计 | 第19-23页 |
3.1.1 线性隔离电路设计 | 第19-21页 |
3.1.2 模数转换电路设计 | 第21-23页 |
3.2 基于ROM查找表的通道采样控制 | 第23-25页 |
3.3 开关量接收模块设计 | 第25-27页 |
3.3.1 开关量接收的硬件电路设计 | 第25-26页 |
3.3.2 PCM数据接收逻辑优化 | 第26-27页 |
3.4 数据存储模块设计 | 第27-29页 |
4 LVDS高速数据传输接口技术 | 第29-41页 |
4.1 LVDS传输技术原理 | 第29-30页 |
4.2 双路LVDS图像数据接收单元 | 第30-35页 |
4.2.1 LVDS图像数据的传输 | 第30-33页 |
4.2.2 图像数据接收控制逻辑 | 第33-35页 |
4.3 LVDS高速数据回读单元 | 第35-38页 |
4.3.1 LVDS图像数据的传输 | 第35-37页 |
4.3.2 LVDS传输逻辑设计与优化 | 第37-38页 |
4.4 LVDS数据传输的关键技术 | 第38-41页 |
5 数据融合逻辑及可靠性研究 | 第41-56页 |
5.1 系统逻辑设计方案 | 第41-42页 |
5.2 数据融合编帧技术 | 第42-46页 |
5.2.1 缓存介质的选择 | 第42-43页 |
5.2.2 FIFO管理及数据的编帧 | 第43-45页 |
5.2.3 数据缓存容量设计 | 第45-46页 |
5.3 系统逻辑可靠性设计研究 | 第46-51页 |
5.3.1 编帧模块的降频优化 | 第46-48页 |
5.3.2 开关命令的检测 | 第48-50页 |
5.3.3 状态机编码方式 | 第50-51页 |
5.4 LVDS图像数据误码率检测技术 | 第51-56页 |
5.4.1 m序列产生原理 | 第52-53页 |
5.4.2 LVDS误码率检测的FPGA实现 | 第53-56页 |
6 性能测试与验证 | 第56-62页 |
6.1 测试方案及平台搭建 | 第56-57页 |
6.2 性能测试与分析 | 第57-62页 |
6.2.1 速变量数据读取测试结果 | 第57-58页 |
6.2.2 PCM数据接收准确性测试 | 第58-59页 |
6.2.3 LVDS图像数据测试结果及误码测试 | 第59-60页 |
6.2.4 存储器数据读取测试结果 | 第60-62页 |
7 总结与展望 | 第62-64页 |
7.1 论文总结 | 第62页 |
7.2 展望 | 第62-64页 |
参考文献 | 第64-67页 |
攻读硕士期间发表的论文及所取得的研究成果 | 第67-68页 |
致谢 | 第68-69页 |