首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

集成电路形式化验证的FPGA加速技术研究

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-10页
   ·研究背景第7-8页
   ·论文的主要工作第8-9页
     ·论文的主要工具第8-9页
     ·论文的主要工作内容第9页
   ·论文的结构安排第9-10页
第二章 AMS电路的形式化验证第10-15页
   ·等价性检验第10-11页
   ·模型检测第11页
     ·离散化第11页
     ·可达性分析第11页
   ·定理证明第11-12页
   ·混杂系统的可达性分析第12-15页
     ·模型第12页
     ·规范语言第12-13页
     ·可达性区域计算第13-15页
第三章 电路的可达性验证第15-18页
   ·电路系统的ODE模型第15-17页
   ·电路性质描述第17-18页
第四章 形式化验证软件Coho第18-30页
   ·Coho中的可达性分析第18-20页
     ·用有限状态机描述离散模型第18-19页
     ·用有限状态机描述连续模型第19页
     ·Coho 的可达性验证第19-20页
   ·Projectagons第20-21页
     ·Projectagons的定义第20页
     ·Projectagons的计算第20-21页
   ·Coho进行可达性验证的流程第21-22页
   ·Coho系统的结构第22-25页
   ·Coho中的线性规划求解程序第25-30页
     ·线性规划第25页
     ·对偶方法和单纯形法第25-27页
     ·结合单纯形法与区间计算第27-28页
     ·线性规划加速第28-30页
第五章 Xilinx的FPGA设计第30-38页
   ·FPGA简介第30-31页
   ·VC707简介第31-32页
   ·FPGA综合设计套件Vivado第32-34页
     ·仿真第32-34页
     ·静态时序分析第34页
     ·电路验证第34页
   ·System Generator工具概述第34-37页
     ·System Generator基本概念和设计流程第34-35页
     ·用MCode模块实现有限状态机第35-37页
   ·Plan Ahead工具概述第37-38页
第六章 Coho硬件验证算法的硬件设计第38-47页
   ·线性规划的转化第38-39页
   ·MCode的硬件设计第39-42页
   ·逻辑器件的硬件设计第42-47页
     ·逻辑结构设计第42-43页
     ·多路复用器设计第43页
     ·加法器设计第43-45页
     ·数据路径和控制单元设计第45-47页
第七章 FPGA加速设计的实现第47-52页
   ·测试平台第47页
   ·实验方案第47-48页
   ·实验对象第48-49页
   ·RTL实验原理图第49-51页
   ·实验结果第51-52页
第八章 总结和展望第52-53页
参考文献第53-58页
附录第58-68页
 附录 1:MCode核心代码第58-64页
 附录 2:硬件设计原理图第64-68页
攻读硕士期间参与的科研项目第68-69页
攻读硕士期间发表的学术论文第69-70页
致谢第7页

论文共70页,点击 下载论文
上一篇:FPGA板级路由问题的SMT方法研究
下一篇:多粒度变精度粗糙集的若干问题