摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-10页 |
·研究背景 | 第7-8页 |
·论文的主要工作 | 第8-9页 |
·论文的主要工具 | 第8-9页 |
·论文的主要工作内容 | 第9页 |
·论文的结构安排 | 第9-10页 |
第二章 AMS电路的形式化验证 | 第10-15页 |
·等价性检验 | 第10-11页 |
·模型检测 | 第11页 |
·离散化 | 第11页 |
·可达性分析 | 第11页 |
·定理证明 | 第11-12页 |
·混杂系统的可达性分析 | 第12-15页 |
·模型 | 第12页 |
·规范语言 | 第12-13页 |
·可达性区域计算 | 第13-15页 |
第三章 电路的可达性验证 | 第15-18页 |
·电路系统的ODE模型 | 第15-17页 |
·电路性质描述 | 第17-18页 |
第四章 形式化验证软件Coho | 第18-30页 |
·Coho中的可达性分析 | 第18-20页 |
·用有限状态机描述离散模型 | 第18-19页 |
·用有限状态机描述连续模型 | 第19页 |
·Coho 的可达性验证 | 第19-20页 |
·Projectagons | 第20-21页 |
·Projectagons的定义 | 第20页 |
·Projectagons的计算 | 第20-21页 |
·Coho进行可达性验证的流程 | 第21-22页 |
·Coho系统的结构 | 第22-25页 |
·Coho中的线性规划求解程序 | 第25-30页 |
·线性规划 | 第25页 |
·对偶方法和单纯形法 | 第25-27页 |
·结合单纯形法与区间计算 | 第27-28页 |
·线性规划加速 | 第28-30页 |
第五章 Xilinx的FPGA设计 | 第30-38页 |
·FPGA简介 | 第30-31页 |
·VC707简介 | 第31-32页 |
·FPGA综合设计套件Vivado | 第32-34页 |
·仿真 | 第32-34页 |
·静态时序分析 | 第34页 |
·电路验证 | 第34页 |
·System Generator工具概述 | 第34-37页 |
·System Generator基本概念和设计流程 | 第34-35页 |
·用MCode模块实现有限状态机 | 第35-37页 |
·Plan Ahead工具概述 | 第37-38页 |
第六章 Coho硬件验证算法的硬件设计 | 第38-47页 |
·线性规划的转化 | 第38-39页 |
·MCode的硬件设计 | 第39-42页 |
·逻辑器件的硬件设计 | 第42-47页 |
·逻辑结构设计 | 第42-43页 |
·多路复用器设计 | 第43页 |
·加法器设计 | 第43-45页 |
·数据路径和控制单元设计 | 第45-47页 |
第七章 FPGA加速设计的实现 | 第47-52页 |
·测试平台 | 第47页 |
·实验方案 | 第47-48页 |
·实验对象 | 第48-49页 |
·RTL实验原理图 | 第49-51页 |
·实验结果 | 第51-52页 |
第八章 总结和展望 | 第52-53页 |
参考文献 | 第53-58页 |
附录 | 第58-68页 |
附录 1:MCode核心代码 | 第58-64页 |
附录 2:硬件设计原理图 | 第64-68页 |
攻读硕士期间参与的科研项目 | 第68-69页 |
攻读硕士期间发表的学术论文 | 第69-70页 |
致谢 | 第7页 |