摘要 | 第1-5页 |
ABSTRACT | 第5-6页 |
创新点摘要 | 第6-9页 |
绪论 | 第9-12页 |
第一章 DVB-C 系统信道编码技术 | 第12-20页 |
·数字电视信道编码技术 | 第12-16页 |
·数字电视的发展 | 第12-13页 |
·数字电视的标准 | 第13-14页 |
·信道编码简介 | 第14-16页 |
·差错控制系统 | 第16页 |
·DVB-C 系统信道编码原理 | 第16-18页 |
·FPGA 设计平台及流程 | 第18-19页 |
·FPGA 选型 | 第18页 |
·FPGA 设计流程 | 第18-19页 |
·本章小结 | 第19-20页 |
第二章 基于FPGA 的同步字节翻转与随机化模块的设计与实现 | 第20-26页 |
·伪随机序列概述 | 第20-21页 |
·同步翻转与随机化的设计与实现方案 | 第21-22页 |
·随机化模块的 Modelsim 仿真 | 第22-25页 |
·本章小结 | 第25-26页 |
第三章 基于FPGA 的RS 编码模块的设计与实现 | 第26-34页 |
·伽罗华域算法与RS 编码 | 第26-29页 |
·伽罗华域 | 第26-28页 |
·RS 码 | 第28-29页 |
·RS 编码器IP 核的验证 | 第29-33页 |
·整体描述 | 第29-30页 |
·RS 编码器的生成及SignalTap II 板级验证 | 第30-33页 |
·本章小结 | 第33-34页 |
第四章 基于FPGA 的卷积交织器的设计与实现 | 第34-41页 |
·交织技术概述 | 第34页 |
·卷积交织器的工作原理 | 第34-35页 |
·卷积交织器的实现与仿真 | 第35-39页 |
·交织器的设计 | 第35-38页 |
·交织器的设计实现及仿真 | 第38-39页 |
·本章小结 | 第39-41页 |
第五章 基于FPGA 的字节到符号映射模块的设计与实现 | 第41-48页 |
·字节到符号变换映射的设计方案 | 第41-43页 |
·字节到符号映射模块的 Modelsim 仿真 | 第43-47页 |
·本章小结 | 第47-48页 |
第六章 基于 FPGA 的 DVB-C 系统信道编码及硬件 PCB 设计 | 第48-56页 |
·基于 FPGA 的信道编码器的完整设计 | 第48-52页 |
·信道编码器的硬件 PCB 设计 | 第52-54页 |
·JTAG | 第52-53页 |
·EP3C25Q240C8N 芯片 | 第53页 |
·时钟电路 | 第53-54页 |
·DVB-C 前端调制系统的硬件电路图设计 | 第54页 |
·本章小结 | 第54-56页 |
结论 | 第56-57页 |
参考文献 | 第57-60页 |
发表文章目录 | 第60-61页 |
致谢 | 第61-62页 |
附录 A 基于 DVB-C 的信道编码系统的顶层设计图 | 第62-63页 |
附录 B 基于 DVB-C 的信道编码系统的 PCB 电路设计图 | 第63-64页 |
详细摘要 | 第64-72页 |